ZHCSX58 September 2024 TAS2320
ADVANCE INFORMATION
参数 | 测试条件 | 最小值 | 典型值 | 最大值 | 单位 | |
---|---|---|---|---|---|---|
放大器性能 - 外部 PVDD 模式 | ||||||
POUT_EXT_PVDD | 最大持续输出功率 - 1% THDN | RL = 8Ω + 33µH | 8.3 | W | ||
RL = 4Ω + 33µH | 14.9 | W | ||||
POUT_EXT_PVDD | 最大持续输出功率 - 1% THDN | RL = 8Ω + 33µH,HW 引脚控制模式 | 8.3 | W | ||
POUT_EXT_PVDD | 最大持续输出功率 - 10% THDN | RL = 8Ω + 33µH | 10.3 | W | ||
RL = 4Ω + 33µH | 18.4 | W | ||||
RL = 4Ω + 33µH,PVDD = 14V | 24.5 | W | ||||
ηSYSTEM_EXT_0.5W | POUT = 0.5W 时的系统效率 | RL = 8Ω + 33µH | 83.9 | % | ||
RL = 4Ω + 33µH | 80.0 | % | ||||
ηSYSTEM__EXT_1W | POUT = 1.0W 时的系统效率 | RL = 8Ω + 33µH | 88.1 | % | ||
RL = 4Ω + 33µH | 84.2 | % | ||||
ηSYSTEM__EXT_1W | POUT = 1.0W 时的系统效率 | RL = 8Ω + 33µH,HW 引脚控制模式 | 88.1 | % | ||
ηSYSTEM_EXT_MAX_POUT | 1% THD+N 功率级别下的系统效率 | RL = 8Ω + 33µH | 93.2 | % | ||
RL = 4Ω + 33µH | 88.5 | % | ||||
ηSYSTEM_EXT_MAX_POUT | 1% THD+N 功率级别下的系统效率 | RL = 8Ω + 33µH,HW 引脚控制模式 | 93.2 | % | ||
VN_EXT | 空闲通道噪声 | A 加权,增益 = 21dBV(扬声器模式),DAC 运行 | 14.4 | µV | ||
DNR_EXT | 动态范围 | A 加权,-60dBFS 方法,RL = 8Ω + 33µH | 114.4 | dB | ||
THD+N_EXT | 总谐波失真 + 噪声 | POUT = 1W,RL = 8Ω + 33µH,fin = 1kHz | 0.003 | % | ||
POUT = 1W,RL = 4Ω + 33µH,fin = 1kHz | 0.004 | % | ||||
KCP_EXT | 咔嗒声和砰砰声性能 | 音频通道的所有动态上电/断电,故障除外。包括进入/退出静音、上电和断电、噪声门模式进入和退出。在峰值 A 加权电压下测得。RL = 8Ω + 33µH,输入 = 数字静音 | -68 | dBV | ||
VOS_EXT | 输出失调电压 | 空闲通道 | -1 | 1 | mV | |
PSRRPVDD_EXT | PVDD 电源抑制比 | PVDD = 12V + 200mVpp,fripple = 217Hz | 115 | dB | ||
PVDD = 12V + 200mVpp,fripple = 1kHz | 115 | dB | ||||
PVDD = 12V + 200mVpp,fripple = 20kHz | 95 | dB | ||||
PSRRVBAT_EXT | VBAT 电源抑制比 | VBAT = 3.6V + 200mVpp,fripple = 217Hz | 115 | dB | ||
VBAT = 3.6V + 200mVpp,fripple = 1kHz | 115 | dB | ||||
VBAT = 3.6V + 200mVpp,fripple = 20kHz | 90 | dB | ||||
PSRRVDD_EXT | VDD 电源抑制比 | VDD = 1.8V + 200mVpp,fripple = 217Hz | 110 | dB | ||
VDD = 1.8V + 200mVpp,fripple = 1kHz | 110 | dB | ||||
VDD = 1.8V + 200mVpp,fripple = 20kHz | 90 | dB | ||||
TDM 串行端口 | ||||||
PCM 采样率和 FSYNC 输入频率 | 16 | 192 | kHz | |||
SBCLK 输入频率 | I2S/TDM 运行 | 0.512 | 24.57 | MHz | ||
SBCLK 最大输入抖动 | RMS 抖动低于 40kHz,能够耐受而不会降低性能 | 0.5 | ns | |||
RMS 抖动高于 40kHz,能够耐受而不会降低性能 | 5 | ns | ||||
I2S 和 TDM 模式下每个 FSYNC 的 SBCLK 周期数 | 值:64、96、128、192、256、384 和 512 | 64 | 512 | 周期 | ||
fs ≤ 48kHz 时的 PCM 回放特征 | ||||||
fs | 采样率 | 16 | 48 | kHz | ||
音频通道通带 LPF 转角频率 | 纹波 < 通带纹波 | 0.454 | fs | |||
音频通道通带纹波 | 20Hz 至 LPF 截止频率 | ±0.1 | dB | |||
音频通道阻带衰减 | ≥ 0.55 fs | 60 | dB | |||
≥ 1 fs | 65 | dB | ||||
音频通道群延迟 | Fin = 1kHz,H 类模式 | 31.5 | 1/fs | |||
Fin = 1kHz,旁路 H 类 | 6.5 | 1/fs | ||||
直流至 20kHz,旁路 HPF,旁路 H 类 | 11.0 | 1/fs | ||||
直流至 20kHz,旁路 HPF,H 类模式 | 37.0 | 1/fs | ||||
fs > 48kHz 时的 PCM 回放特征 | ||||||
fs | 采样率 | 88.2 | 192 | kHz | ||
音频通道通带 LPF 转角频率 | fs = 96kHz | 0.469 | fs | |||
fs = 192kHz | 0.234 | fs | ||||
音频通道通带纹波 | 20Hz 至 LPF 截止频率 | ±0.2 | dB | |||
音频通道阻带衰减 | fs = 96kHz,fin ≥ 0.55 fs | 60 | dB | |||
fs = 96kHz,fin ≥ 1 fs | 65 | dB | ||||
fs = 192kHz,0.55 fs ≥ fin ≥ 0.275 fs | 60 | dB | ||||
音频通道群延迟 | fin = 1kHz,fs = 96kHz,H 类模式 | 56.7 | 1/fs | |||
直流至 40kHz,fs = 96kHz,旁路 HPF,旁路 H 类 | 8.6 | 1/fs | ||||
直流至 40kHz,fs = 192kHz,旁路 HPF,H 类模式 | 117.8 | 1/fs | ||||
保护电路 | ||||||
热关断温度 | 140 | °C | ||||
热关断重试时间 | 1.5 | s | ||||
VBAT 欠压锁定阈值 (UVLO) | UVLO 被置位 | 1.9 | V | |||
UVLO 被释放 | 2.3 | V | ||||
VDD 欠压锁定阈值 (UVLO) | UVLO 被置位 | 1.4 | V | |||
UVLO 被释放 | 1.6 | V | ||||
PVDD 欠压锁定阈值 (UVLO) | UVLO 被置为有效,仅在外部 PVDD 模式下 | 2.6 | V | |||
UVLO 被释放,仅限外部 PVDD 模式 | 2.8 | V | ||||
PVDD 过压锁定阈值 (OVLO) | OVLO 被置为有效,OVLO 保护被启用。 | 16 | V | |||
输出短路保护 | 输出到输出、输出到 GND、输出到 PVDD、输出到 VBAT,H 桥模式 | 4.1 | A | |||
上电/断电时间 | ||||||
TSTDBY | 从 SDZ 被置为有效到器件为 i2c 命令做好准备的开通时间 | 300 | us | |||
TACTIVE | 从释放软件关断到放大器输出有效的开通时间 | 禁用音量斜坡 | 1.6 | ms | ||
启用音量斜坡 | 3.9 | ms | ||||
TTURNOFF | 从软件关断被置为有效到放大器输出高阻态的关断时间 | 禁用音量斜坡 | 0.2 | ms | ||
启用音量斜坡 | 13.9 | ms | ||||
电流消耗 - 外部 PVDD 模式 | ||||||
IQ_HW_SD | 硬件关断时的电流消耗 | PVDD,SDZ = 0 | 1 | uA | ||
VBAT,SDZ = 0 | 0.1 | uA | ||||
VDD,SDZ = 0 | 0.2 | uA | ||||
IOVDD,SDZ = 0 | 0.1 | uA | ||||
IQ_SW_SD | 软件关断时的电流消耗 | PVDD,所有时钟均停止 | 1 | uA | ||
VBAT,所有时钟均停止 | 0.1 | uA | ||||
VDD,所有时钟均停止 | 12 | uA | ||||
IOVDD,所有时钟均停止 | 0.1 | uA | ||||
IQ_NG | 空闲通道中的电流消耗 | PVDD,POUT = 0,启用噪声门 | 0.1 | mA | ||
VBAT,POUT = 0,启用噪声门 | 0.15 | mA | ||||
VDD,POUT = 0,启用噪声门 | 2.2 | mA | ||||
IOVDD,POUT = 0,启用噪声门 | 0.1 | mA | ||||
总功率,POUT = 0,启用噪声门 | 5.3 | mW | ||||
IQ_IDLE | 空闲通道中的电流消耗 | PVDD,POUT = 0,禁用噪声门 | 0.2 | mA | ||
VBAT,POUT = 0,禁用噪声门 | 0.5 | mA | ||||
VDD,POUT = 0,禁用噪声门 | 5.6 | mA | ||||
IOVDD,POUT = 0,禁用噪声门 | 0.1 | mA | ||||
总功率,POUT = 0,禁用噪声门 | 14.0 | mW | ||||
IQ_IDLE | 空闲通道中的电流消耗,HW 引脚控制模式 | PVDD,POUT = 0,禁用噪声门 | mA | |||
VBAT,POUT = 0,禁用噪声门 | mA | |||||
VDD,POUT = 0,禁用噪声门 | mA | |||||
IOVDD,POUT = 0,禁用噪声门 | mA | |||||
总功率,POUT = 0,禁用噪声门 | mW | |||||
数字 IO | ||||||
VIH | 高电平数字输入逻辑电压阈值 | 所有数字引脚 | 0.7 x IOVDD | V | ||
VIL | 低电平数字输入逻辑电压阈值 | 所有数字引脚 | 0.3 x IOVDD | V | ||
VOH | 高电平数字输出电压 | 所有数字引脚(SDA、SCL 和 IRQZ 除外);IOH = 100µA | IOVDD - 0.2V | V | ||
VOL | 低电平数字输出电压 | 所有数字引脚(SDA、SCL 和 IRQZ 除外);IOL = -100µA | 0.2 | V | ||
VOL(I2C) | 低电平数字输出电压 | SDA 和 SCL;IOL = -1mA | 0.2 x IOVDD | V | ||
VOL(IRQZ) | 开漏输出的低电平数字输出电压 | IRQZ 引脚,IOL = -1mA | 0.2 | V | ||
IIH | 数字输入的输入逻辑高电平泄漏电流 | 所有数字引脚;输入 = IOVDD。 | -1 | 1 | µA | |
IIL | 数字输入的输入逻辑低电平泄漏电流 | 所有数字引脚;输入 = GND | -1 | 1 | µA | |
CIN | 数字输入的输入电容 | 所有数字引脚 | 5 | pF | ||
RPD | 被置为有效时数字输入/IO 引脚的下拉电阻 | 所有数字引脚。启用下拉电阻选项 | 18 | kΩ |