ZHCSP98B February 2022 – March 2023 TAS2780
PRODUCTION DATA
该器件时钟源自 SBCLK 输入时钟。表 8-5 和表 8-6 显示了每个采样率和 SBCLK 与 FSYNC 之比的有效 SBCLK 时钟频率。
采样率 (kHz) | SBCLK 与 FSYNC 之比 | ||||||
---|---|---|---|---|---|---|---|
16 | 24 | 32 | 48 | 64 | 96 | 125 | |
48kHz | 768kHz | 1.152MHz | 1.536MHz | 2.304MHz | 3.072MHz | 4.608MHz | 6MHz |
96kHz | 1.536MHz | 2.304MHz | 3.072MHz | 4.608MHz | 6.144MHz | 9.216MHz | 12MHz |
采样率 (kHz) | SBCLK 与 FSYNC 之比 | ||||||
128 | 192 | 250 | 256 | 384 | 500 | 512 | |
48kHz | 6.144MHz | 9.216MHz | 12MHz | 12.288MHz | 18.432MHz | 24MHz | 24.576MHz |
96kHz | 12.288MHz | 18.432MHz | 24MHz | 24.576MHz | - | - | - |
采样率 (kHz) | SBCLK 与 FSYNC 之比 | ||||||
---|---|---|---|---|---|---|---|
16 | 24 | 32 | 48 | 64 | 96 | 125 | |
44.1kHz | 705.6kHz | 1.0584MHz | 1.4112MHz | 2.1168MHz | 2.8224MHz | 4.2336MHz | 5.5125MHz |
88.2kHz | 1.4112MHz | 2.1168MHz | 2.8224MHz | 4.2336MHz | 5.6448MHz | 8.4672MHz | 11.025MHz |
采样率 (kHz) | SBCLK 与 FSYNC 之比 | ||||||
128 | 192 | 250 | 256 | 384 | 500 | 512 | |
44.1kHz | 5.6448MHz | 8.4672MHz | 11.025MHz | 11.2896MHz | 16.9344MHz | 22.05MHz | 22.5792MHz |
88.2kHz | 11.2896MHz | 16.9344MHz | 22.05MHz | 22.5792MHz | - | - | - |
如果通过 SAMP_RATE[2:0] 寄存器位正确配置了采样率,则只要 SBCLK 与 FSYNC 之比有效,就无需额外配置。该器件将检测不正确的 SBCLK 频率、SBCLK 与 FSYNC 之比以及播放路径上的音量降低,以便最大限度地减少可闻失真。检测到时钟错误后,如果 DIS_CLK_HALT 位为低电平,器件将在由 CLK_HALT_TIMER[2:0] 寄存器位设置的时间后进入低功耗停机模式。此外,如果 CLK_PWR_UD_EN 寄存器位设置为高电平,器件可以在有效时钟信号上自动进行上电和断电。启用此功能时不应更改器件采样率。在此模式下,DIS_CLK_HALT 位寄存器应设置为低电平,以使此功能正常运行。