ZHCSP98B February 2022 – March 2023 TAS2780
PRODUCTION DATA
如果 SDZ 引脚为低电平有效,则器件会进入硬件关断模式。在硬件关断模式下,器件会消耗来自 AVDD、IOVDD、PVDDPVDDH 和 VBAT1S 电源的最小静态电流。在此模式下所有寄存器会丢失状态,且禁用 I2C 通信。
默认情况下,当 SDZ 引脚变为低电平时,在由可配置的关断计时器(寄存器位 SDZ_TIMEOUT[1:0])设置的超时之后,器件会强制进入硬件关断模式。如果在音频播放过程中 SDZ 为低电平有效,则器件会缓慢降低音频的音量,停止 D 类开关,关断模拟和数字块,并最终将器件置于硬件关断模式。器件还可以配置为强制硬件关断模式,在这种情况下,它不会尝试缓慢地禁用音频通道。可以使用 SDZ_MODE[1:0] 寄存器位来控制关断模式。
释放 SDZ 引脚时,器件会对 ADDR 引脚进行采样,并进入软件关断模式。