ZHCSIF1A June   2018  – February 2022 TCA9517-Q1

PRODUCTION DATA  

  1. 特性
  2. 应用
  3. 说明
  4. Revision History
  5. 说明(续)
  6. Pin Configuration and Functions
  7. Specifications
    1. 7.1 Absolute Maximum Ratings
    2. 7.2 ESD Ratings
    3. 7.3 Recommended Operating Conditions
    4. 7.4 Thermal Information
    5. 7.5 Electrical Characteristics
    6. 7.6 Timing Requirements
    7. 7.7 I2C Interface Switching Characteristics
    8. 7.8 Typical Characteristics
  8. Parameter Measurement Information
  9. Detailed Description
    1. 9.1 Overview
    2. 9.2 Functional Block Diagram
    3. 9.3 Feature Description
      1. 9.3.1 Two-Channel Bidirectional Buffer
      2. 9.3.2 Active-High Repeater-Enable Input
      3. 9.3.3 VOL B-Side Offset Voltage
      4. 9.3.4 Standard Mode and Fast Mode Support
      5. 9.3.5 Clock Stretching Support
    4. 9.4 Device Functional Modes
  10. 10Application and Implementation
    1. 10.1 Application Information
    2. 10.2 Typical Application
      1. 10.2.1 Design Requirements
      2. 10.2.2 Detailed Design Procedure
        1. 10.2.2.1 Clock Stretching Support
        2. 10.2.2.2 VILC and Pullup Resistor Sizing
      3. 10.2.3 Application Curve
  11. 11Power Supply Recommendations
  12. 12Layout
    1. 12.1 Layout Guidelines
    2. 12.2 Layout Example
  13. 13Device and Documentation Support
    1. 13.1 Device Support
    2. 13.2 Receiving Notification of Documentation Updates
    3. 13.3 支持资源
    4. 13.4 Trademarks
    5. 13.5 Electrostatic Discharge Caution
    6. 13.6 术语表

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

说明(续)

B 侧上的缓冲器按照无法与使用静态电压偏移的器件串联使用进行设计。器件并不将经缓冲的低电平信号识别为有效低电平,并且不再将它作为经缓冲的低电平进行传送。

B 侧驱动器的运行电压介于 2.7V 至 5.25V 之间。此内部缓冲器的输出低电平大约为 0.5V。当输出在内部被驱动为低电平时,输出电压必须比输出低电平低 70mV 或者更多。更高的电压低信号被称为经缓冲的低电平。当 B 侧 I/O 在内部被驱动为低电平时,输入并不将此低电平识别为低电平。当输入低电平状态被释放时,这一特性防止了锁定情况的发生。

A 侧驱动器运行电压介于 0.9V 至 5.25V 之间并且能够驱动更大的电流。它们不需要经缓冲的低电平特性(或者静态失调电压)。B 侧低电平信号在 A 侧转换为接近 0V 的低电平。它可以适应低电压逻辑更小的电压摆幅。A 侧输出下拉驱动硬低电平。输入电平设置为 0.3 × VCCA 以满足低电压侧电源低至 0.9V 的系统中对较低电平的需求。

两个或多个 TCA9517-Q1 器件的 A 侧可以连接在一起。将 A 侧作为公共总线,实现多个拓扑结构(请参阅图 8图 9)。可以将 A 侧直接连接至具有静态或动态失调电压的任意其他缓冲器。可以将多个 TCA9517-Q1 串联在一起(相邻器件间通过 A 侧和 B 侧相连),失调电压不会增大,只是需要考虑飞行时间延迟。由于 B 侧缓冲低电压的原因,TCA9517-Q1 不能通过 B 侧相连。B 侧不能连接配有上升时间加速器的器件。

VCCA 只能用于为 A 侧输入比较器提供 0.3 × VCCA 参考电压,或者用于电源正常状态检测电路。TCA9517-Q1 逻辑和所有 I/O 均由 VCCB 引脚供电。

当与标准 I2C 系统一同工作时,需要用上拉电阻在经缓冲的总线上提供逻辑高电平。TCA9517-Q1 具有 I2C 总线的标准开漏配置。这些上拉电阻器的尺寸由系统决定,但中继器的每一侧都必须有一个上拉电阻器。此器件专为与标准模式及快速模式 I2C 器件(而不单是 SMBus 器件)一同工作而设计。在可以接受标准模式器件和多个控制器的通用型 I2C 系统中,标准模式 I2C 器件的额定值仅为 3mA。在某些情况下,可以采用更高的结束电流。