ZHCSR72A november 2022 – august 2023 TCAL9539-Q1
PRODUCTION DATA
总线控制器必须首先发送 TCAL9539-Q1 地址,并将 LSB 设置为逻辑 0(请参阅图 8-7 以查看器件地址)。命令字节在地址之后发送,决定了要访问哪个寄存器。
重新启动后,再次发送器件地址,但这次将最低有效位设置为逻辑 1。然后由 TCAL9539-Q1 发送命令字节所定义的寄存器中的数据(请参阅图 8-11 和图 8-12)。数据在 ACK 时钟脉冲的上升沿输入到寄存器中。读取第一个字节后,可能会读取其他字节,但数据现在反映了该对中另一个寄存器中的信息。例如,如果读取输入端口 1,则读取的下一个字节是输入端口 0。一次读取传输中接收的数据字节数量没有限制,但接收最后一个字节后,总线控制器不得确认数据。在随后的重新启动后,命令字节包含要在该对中读取的下一个寄存器的值。例如,如果在重新启动之前最后读取了输入端口 1,则在重新启动之后读取的寄存器为输入端口 0。