ZHCSQR4B February 2022 – October 2024 TCAN1462-Q1
PRODUCTION DATA
参数 | 测试条件 | 最小值 | 典型值 | 最大值 | 单位 | |
---|---|---|---|---|---|---|
器件开关特性 | ||||||
tPROP(LOOP1) | 总循环延迟、驱动器输入 (TXD) 至接收器输出 (RXD)、隐性状态至显性状态 | 请参阅图 7-4 ,正常模式,VIO = 4.5V 至 5.5V,RL = 60Ω,CL = 100pF,CL(RXD) = 15pF | 95 | 145 | ns | |
请参阅图 7-4 ,正常模式,VIO = 3V 至 3.6V,RL = 60Ω,CL = 100pF,CL(RXD) = 15pF | 100 | 155 | ns | |||
请参阅图 7-4 ,正常模式,VIO = 2.25V 至 2.75V,RL = 60Ω,CL = 100pF,CL(RXD) = 15pF | 105 | 170 | ns | |||
请参阅图 7-4 ,正常模式,VIO = 1.71V 至 1.89V,RL = 60Ω,CL = 100pF,CL(RXD) = 15pF | 120 | 190 | ns | |||
tPROP(LOOP2) | 总环路延迟,驱动器输入 (TXD) 到接收器输出 (RXD),显性状态到隐性状态 | 请参阅图 7-4 ,正常模式,VIO = 4.5V 至 5.5V,RL = 60Ω,CL = 100pF,CL(RXD) = 15pF | 110 | 150 | ns | |
请参阅图 7-4 ,正常模式,VIO = 3V 至 3.6V,RL = 60Ω,CL = 100pF,CL(RXD) = 15pF | 115 | 160 | ns | |||
请参阅图 7-4 ,正常模式,VIO = 2.25V 至 2.75V,RL = 60Ω,CL = 100pF,CL(RXD) = 15pF | 120 | 175 | ns | |||
请参阅图 7-4 ,正常模式,VIO = 1.71V 至 1.89V,RL = 60Ω,CL = 100pF,CL(RXD) = 15pF | 135 | 190 | ns | |||
tMODE | 模式更改时间,从正常到待机或从待机到正常 | 参阅图 7-5 |
30 | µs | ||
tWK_FILTER | 有效唤醒模式的滤波时间 | 请参阅图 8-7 | 0.5 | 1.8 | µs | |
tWK_TIMEOUT | 总线唤醒超时值 | 请参阅图 8-7 | 0.8 | 6 | ms | |
Tstartup | VCC 或 VIO 清除上升欠压阈值并且器件可以恢复正常运行之后的持续时间 | 1.5 | ms | |||
Tfilter(STB) | 对 STB 引脚进行滤波以滤除任何干扰 | 0.5 | 1 | 2 | µs | |
驱动器开关特性 | ||||||
tprop(TxD-busrec) | 传播延迟时间,低电平到高电平的 TXD 边沿到驱动器隐性状态(显性状态到隐性状态) | 请参阅图 7-2 ,STB = 0V,RL = 60Ω,CL = 100pF,VIO = 4.5V 至 5.5V | 50 | 70 | ns | |
请参阅图 7-2 ,STB = 0V,RL = 60Ω,CL = 100pF,VIO = 3V 至 3.6V | 50 | 70 | ns | |||
请参阅图 7-2 ,STB = 0V,RL = 60Ω,CL = 100pF,VIO = 2.25V 至 2.75V | 55 | 75 | ns | |||
请参阅图 7-2 ,STB = 0V,RL = 60Ω,CL = 100pF,VIO = 1.71V 至 1.89V | 55 | 80 | ns | |||
tprop(TxD-busdom) | 传播延迟时间,高电平到低电平的 TXD 边沿到驱动器显性状态(隐性状态到显性状态) | 请参阅图 7-2 ,STB = 0V,RL = 60Ω,CL = 100pF,VIO = 4.5V 至 5.5V | 45 | 75 | ns | |
请参阅图 7-2 ,STB = 0V,RL = 60Ω,CL = 100pF,VIO = 3V 至 3.6V | 50 | 75 | ns | |||
请参阅图 7-2 ,STB = 0V,RL = 60Ω,CL = 100pF,VIO = 2.25V 至 2.75V | 50 | 80 | ns | |||
请参阅图 7-2 ,STB = 0V,RL = 60Ω,CL = 100pF,VIO = 1.71V 至 1.89V | 55 | 80 | ns | |||
tsk(p) | 脉冲偏斜 (|tprop(TxD-busrec) - tprop(TxD-busdom)|) | STB = 0V,RL = 60Ω,CL = 100pF,请参阅图 7-2 | 3.5 | 10 | ns | |
tR | 差分输出信号上升时间 | 请参阅图 7-2 ,STB = 0V,RL = 60Ω,CL = 100pF | 20 | 30 | ns | |
tF | 差分输出信号下降时间 | 请参阅图 7-2 ,STB = 0V,RL = 60Ω,CL = 100pF | 30 | 40 | ns | |
tTXD_DTO | 显性超时 | 请参阅图 7-6 ,RL = 60Ω,CL = 100pF,STB = 0V | 1.2 | 4.0 | ms | |
接收器开关特性 | ||||||
tprop(busrec-RXD) | 传播延迟时间,总线隐性输入到 RXD 高电平输出(显性状态到隐性状态) | 请参阅图 7-3 ,STB = 0V, CL(RXD) = 15pF,VIO = 4.5V 至 5.5V |
60 | 85 | ns | |
请参阅图 7-3 ,STB = 0V,CL(RXD) = 15pF,VIO = 3V 至 3.6V | 65 | 95 | ns | |||
请参阅图 7-3 ,STB = 0V,CL(RXD) = 15pF,VIO = 2.25V 至 2.75V | 70 | 105 | ns | |||
请参阅图 7-3 ,STB = 0V,CL(RXD) = 15pF,VIO = 1.71V 至 1.89V | 80 | 110 | ns | |||
tprop(busdom-RXD) | 传播延迟时间,总线显性输入到 RXD 低电平输出(隐性状态到显性状态) | 请参阅图 7-3 ,STB = 0V, CL(RXD) = 15pF,VIO = 4.5V 至 5.5V |
50 | 75 | ns | |
请参阅图 7-3 ,STB = 0V,CL(RXD) = 15pF,VIO = 3V 至 3.6V | 50 | 80 | ns | |||
请参阅图 7-3 ,STB = 0V,CL(RXD) = 15pF,VIO = 2.25V 至 2.75V | 55 | 90 | ns | |||
请参阅图 7-3 ,STB = 0V,CL(RXD) = 15pF,VIO = 1.71V 至 1.89V | 65 | 110 | ns | |||
tR | RXD 输出信号上升时间 | 请参阅图 7-3 ,STB = 0V, CL(RXD) = 15pF |
8 | 20 | ns | |
tF | RXD 输出信号下降时间 | 7 | 25 | ns | ||
信号改善时序特性 | ||||||
tSIC_TX_base | 基于 TX 的信号改善时间 | 从 TXD 信号的上升沿到信号改善相位结束的时间 | 230 | 340 | 530 | ns |
ΔtBit(Bus) | 发送的位宽时间差 | TXD <= 5Mbps 方波,ΔtBit(Bus) = tBit(Bus) - tBit(TxD) STB = 0V,RL = 60Ω,CL = 100pF,请参阅图 7-4 |
-10 | 10 | ns | |
ΔtBIT(RxD) | 接收的位宽时间差 | TXD <= 5Mbps 方波,ΔtBit(RxD) = tBit(RxD) - tBit(TxD) STB = 0V,RL = 60Ω,CL = 100pF,CL(RXD) = 15pF,请参阅图 7-4 |
-30 | 20 | ns | |
ΔtREC | 接收器时间对称性 | TXD <= 5Mbps 方波,ΔtREC = tBit(RxD) - tBit(Bus) STB = 0V,CL(RXD) = 15pF,请参阅图 7-4 |
-20 | 15 | ns | |
FD 时序特性 | ||||||
tBIT(BUS) | tBIT(TXD) = 500ns 时 CAN 总线输出引脚上的位时间 | 请参阅图 7-4 ,STB = 0V,RL = 60Ω,CL = 100pF,CL(RXD) = 15pF |
490 | 510 | ns | |
tBIT(TXD) = 200ns 时 CAN 总线输出引脚上的位时间 | 190 | 210 | ns | |||
tBIT(TXD) = 125ns 时 CAN 总线输出引脚上的位时间(1) | 115 | 135 | ns | |||
tBIT(RXD) | tBIT(TXD) = 500ns 时 RXD 输出引脚上的位时间 | 470 | 520 | ns | ||
tBIT(TXD) = 200ns 时 RXD 输出引脚上的位时间 | 170 | 220 | ns | |||
tBIT(TXD) = 125ns 时 RXD 输出引脚上的位时间(1) | 95 | 145 | ns | |||
ΔtREC | tBIT(TXD) = 500ns 时的接收器时序对称性 | 请参阅图 7-4 ,RL = 60Ω,CL = 100pF,CL(RXD) = 15pF ΔtREC = tBIT(RXD) - tBIT(BUS) |
-20 | 15 | ns | |
tBIT(TXD) = 200ns 时的接收器时序对称性 | -20 | 15 | ns | |||
tBIT(TXD) = 125ns 时的接收器时序对称性(1) | -20 | 15 | ns |