ZHCSVW9 March 2024 TDA4AEN-Q1 , TDA4VEN-Q1
ADVANCE INFORMATION
表 6-1 定义了每个器件速度等级的时钟的最大工作频率,表 6-2 定义了器件子系统和内核时钟的仅有有效运行性能点 (OPP)。
速度 等级 |
VDD_CORE (V)(1) |
最大工作频率 (MHz) | 最大数据速率 (MT/s)(2) | ||||||||||||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
A53SS (Cortex-A53x) |
C7/MMA | R5FSS0 | 主域 SYSCLK | MCU R5F | MCU 域 SYSCLK | 设备管理器 R5F | 设备管理器域 CLK | HSM | GPU | VPAC | DMPAC | VPU | LPDDR4 | ||
J | 0.75 | 1250 | 912.5 | 800 | 500 | 800 | 400 | 800 | 400 | 400 | 720 | 600 | 428.5 | 500 | 3200 至 3733 |
K | 0.85 | 1400 | 1000 | 800 | 3466 至 4000 |
OPP | A53SS(1) | C7/MMA | 固定工作频率选项 (MHz)(2) | MT/s(3) | ||||||||||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
R5FSS0 | 主域 SYSCLK | MCU R5F | MCU 域 SYSCLK | 设备管理器 R5F | 设备管理器域 CLK | HSM | GPU | VPAC | DMPAC | VPU | LPDDR4 | |||
高电平 |
从 PLL BP 至速度等级最大值 | 从 PLL BP 至速度等级最大值 | 800 | 500 | 800 | 400 | 800 | 400 | 400 | 速度等级最大值 | 600 | 428.5 | 500、 400、 200 或 100 |
从 PLL BP 至速度等级最大值 |
低电平 |
400 | 250 | 400 | 200 | 400 | 133 | 133 |