ZHCSD54C October 2014 – February 2023 TDC1000
PRODUCTION DATA
TDC1000 自动对 TX 和 RX 功能进行排序。在 TRIGGER 引脚上接收到脉冲边沿后,TDC1000 会重新与 CLKIN 信号同步并发送一个 TX 突发。在发送突发期间,RX 路径被设置为备用通道,以更大程度地降低耦合噪声。
在重新同步期间,触发边沿和 START 边沿与外部时钟的负边沿对齐。触发和 START 之间的时间等于三个 T0 周期加上两个或三个 T1 周期,具体取决于接收到的触发脉冲和外部时钟之间的相位。例如,如果 ƒCLKIN = 8MHz 且 TX_FREQ_DIV = 0h2(8 分频),则周期 T0 为 125ns,周期 T1 为 1µs,从而使接收到的触发信号和生成的 START 脉冲之间的时间为 2.375µs 或 3.375µs。
触发边沿极性默认配置为上升沿,但可以通过将 CONFIG4 寄存器中的 TRIG_EDGE_POLARITY 位设置为 1 将触发边沿更改为下降沿。
器件复位后,系统必须等待一段确定的时间才能发送下一个触发信号。典型的复位至触发等待时间为 3 × T1 + (50ns)。