ZHCSXC2 November   2024 TDP142-Q1

ADVANCE INFORMATION  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电源特性
    6. 5.6 控制 I/O 直流电气特性
    7. 5.7 DP 电气特性
    8. 5.8 开关特性
    9. 5.9 典型特性
  7.   参数测量信息
  8. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1 DisplayPort
      2. 6.3.2 配置跳线电平
      3. 6.3.3 接收器线性均衡
    4. 6.4 器件功能模式
      1. 6.4.1 GPIO 模式下的器件配置
      2. 6.4.2 I2C 模式中的器件配置
      3. 6.4.3 线性 EQ 配置
      4. 6.4.4 运行时序 — 上电
    5. 6.5 编程
  9. 寄存器映射
    1. 7.1 TDP142-Q1 寄存器
  10. 应用和实施
    1. 8.1 应用信息
      1. 8.1.1 ESD 保护
    2. 8.2 典型应用
      1. 8.2.1 源端应用实现
        1. 8.2.1.1 设计要求
        2. 8.2.1.2 详细设计流程
      2. 8.2.2 接收端应用实现
        1. 8.2.2.1 设计要求
        2. 8.2.2.2 详细设计过程
      3. 8.2.3 应用曲线
    3. 8.3 电源相关建议
    4. 8.4 布局
      1. 8.4.1 布局指南
      2. 8.4.2 布局示例
  11. 器件和文档支持
    1. 9.1 接收文档更新通知
    2. 9.2 支持资源
    3. 9.3 商标
    4. 9.4 静电放电警告
    5. 9.5 术语表
  12. 10修订历史记录
  13. 11机械、封装和可订购信息
    1. 11.1 卷带包装信息
    2. 11.2 机械数据

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

开关特性

在自然通风条件下的工作温度范围内测得(除非另有说明)
参数 测试条件 最小值 典型值 最大值 单位
HPDIN
tHPDIN_DEBOUNCE 从 H 转换到 L 时的 DPEN 和 HPDIN 去抖时间。 2 10 ms
I2C
fSCL I2C 时钟频率 1 MHz
tBUF 启动条件和停止条件之间的总线空闲时间 请参阅 图 6-1 0.5 µs
tHDSTA 重复启动条件后的保持时间。在这段时间后,第一个时钟脉冲被生成。 请参阅 图 6-1 0.26 µs
tLOW I2C 时钟的低电平周期 请参阅 图 6-1 0.5 µs
tHIGH I2C 时钟的高电平周期 请参阅 图 6-1 0.26 µs
tSUSTA 重复启动条件的建立时间 请参阅 图 6-1 0.26 µs
tHDDAT 数据保持时间 请参阅 图 6-1 0.008 µs
tSUDAT 数据建立时间 请参阅 图 6-1 50 ns
tR SDA 和 SCL 信号的上升时间 请参阅 图 6-1 120 ns
tF SDA 和 SCL 信号的下降时间 请参阅 图 6-1 1.2 120 ns
tSUSTO STOP 条件的建立时间 请参阅 图 6-1 0.26 µs
Cb 每个总线的容性负载 150 pF