ZHCSQ59B May 2024 – October 2024 THVD2410V-EP , THVD2450V-EP , THVD2452V-EP
PRODUCTION DATA
当驱动器使能引脚 DE 为逻辑高电平时,差分输出 A 和 B 跟随数据输入 D 的逻辑状态。D 处的逻辑高电平会导致 A 变为高电平、B 变为低电平。在这种情况下,定义为 VOD = VA – VB 的差分输出电压为正。当 D 为低电平时,输出状态反转:B 变为高电平,A 为低电平,VOD 是负数。
当 DE 为低电平时,两个输出都变为高阻态。在这种情况下,与 D 处的逻辑状态无关。DE 引脚有一个内部下拉电阻接地。因此,当处于开路状态时,驱动器默认禁用(高阻抗)。D 引脚有一个内部上拉电阻接 VCC,因此,当启用驱动器且处于开路状态时,输出 A 变为高电平,B 变为低电平。
输入 | 使能 | 输出 | 功能 | |
---|---|---|---|---|
D | DE | A/Y | B/Z | |
H | H | H | L | 有源驱动总线高电平 |
L | H | L | H | 有源驱动总线低电平 |
X | L | Z | Z | 驱动器被禁用 |
X | 开路 | Z | Z | 默认情况下,驱动器被禁用 |
开路 | H | H | L | 默认情况下,有源驱动总线为高电平 |
当接收器使能引脚 RE 为逻辑低电平时,接收器被启用。当通过 VID = VA – VB 公式计算的差分输入电压高于正输入阈值 VTH+ 时,接收器输出 R 变为高电平。当 VID 低于负输入阈值 VTH- 时,接收器输出 R 变为低电平。如果 VID 介于 VTH+ 和 VTH- 之间,则输出是不确定的。
当 RE 为逻辑高电平或处于开路时,接收器输出为高阻抗,与 VID 的幅度和极性无关。当收发器与总线断开(开路)、总线与其他线路短接(短路)或未对总线进行有源驱动(空闲总线)时,接收器输入的内部偏置会导致输出失效防护高电平。
差分输入 | 使能 | 输出 | 功能 |
---|---|---|---|
VID = VA – VB | RE | R | |
VTH+ < VID | L | H | 接收有效总线高电平 |
VTH- < VID < VTH+ | L | ? | 待定总线状态 |
VID < VTH- | L | L | 接收有效总线低电平 |
X | H | Z | 接收器被禁用 |
X | 开路 | Z | 默认情况下,接收器被禁用 |
开路总线 | L | H | 失效防护高电平输出 |
短路总线 | L | H | 失效防护高电平输出 |
闲置(终止)总线 | L | H | 失效防护高电平输出 |
表 7-3 展示了 SLR(压摆率选择)引脚功能。SLR 具有集成下拉功能,因此器件保持在高速模式,直到 SLR 被拉至高电平,这会限制压摆率并将器件置于低速模式。
器件 | 以 SLR 引脚为基准的功能 |
---|---|
THVD2410V-EP | SLR = 低电平或悬空:发送器 (TX) 和接收器 (RX) 最大速度均为 1Mbps SLR = 高:TX 和 RX 最大速度都限制为 250kbps |
THVD2450V-EP、THVD2452V-EP | SLR = 低电平或悬空:发送器 (TX) 和接收器 (RX) 最大速度均为 50Mbps SLR = 高:TX 和 RX 最大速度都限制为 20Mbps |
表 7-4 显示了欠压场景中的器件行为:
电源功能表 | VIO | 驱动器输出 | 接收器输出 |
---|---|---|---|
> UVVCC(rising) | > UVVIO(rising) | 由 DE 和 D 输入决定 | 由 RE 和 A-B 决定 |
< UVVCC(falling) | > UVVIO(rising) | 高阻抗 | 高阻抗 |
> UVVCC(rising) | < UVVIO(falling) | 高阻抗 | 高阻抗 |
< UVVCC(falling) | < UVVIO(falling) | 高阻抗 | 高阻抗 |