ZHCSH61R October 2017 – November 2021 TLV9001 , TLV9002 , TLV9004
PRODUCTION DATA
请参考 PDF 数据表获取器件具体的封装图。
TLV9001S、TLV9002S 和 TLV9004S 器件具有 SHDN 引脚,可禁用运算放大器,将其置于低功耗待机模式。在此模式下,运算放大器消耗的电流通常低于 1µA。SHDN 引脚为低电平有效,这意味着当 SHDN 引脚的输入为有效逻辑低电平时启用关断模式。
SHDN 引脚以运算放大器的负电源电压为基准。关断特性的阈值在 620mV(典型值)左右,且不随电源电压的变化而变化。开关阈值中包含了迟滞,以确保顺畅的开关特性。为了确保最佳的关断行为,应通过有效逻辑信号驱动 SHDN 引脚。有效逻辑低电平被定义为 V– 和 V– + 0.2V 之间的电压。有效逻辑高电平被定义为 V– + 1.2 V 和 V+ 之间的电压。关断引脚电路包括上拉电阻器,如果不驱动,上拉电阻器会固有地将引脚电压拉至正电源轨。因此,若要启用放大器,SHDN 引脚应该保持悬空或被驱动至有效逻辑高电平。若要禁用放大器,必须将 SHDN 引脚驱动至有效逻辑低电平。虽然我们强烈建议将关断引脚连接到有效的高电压或低电压或者将其驱动,但我们已提供连接到 VCC 的上拉电阻器。SHDN 引脚允许的最大电压为 (V+) + 0.5V。超过此电压水平器件将损坏。
SHDN 引脚为高阻抗 CMOS 输入。双通道运算放大器版本是独立控制的,而四通道运算放大器版本是采用逻辑输入成对控制的。对于电池供电的应用,这种特性可用于大幅降低平均电流并延长电池使用寿命。所有通道全部关断时,启用时间为 70µs;禁用时间为 4μs。禁用时,输出呈现高阻抗状态。该架构允许将 TLV9002S 和 TLV9004S 作为门控放大器使用(或将器件输出多路复用到公共模拟输出总线上)。关断时间 (tOFF) 取决于负载条件,并随负载电阻的增加而增加。为了确保在特定的关断时间内关断(禁用),指定的 10kΩ 负载需加载到中间电源 (VS/2)。如果在没有负载的情况下使用 TLV9001S、TLV9002S 或 TLV9004S,则产生的关断时间会显著增加。