ZHCSN60D November   2021  – March 2024 TLV9161 , TLV9162 , TLV9164

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 单通道器件的热性能信息
    5. 5.5 双通道器件的热性能信息
    6. 5.6 四通道器件的热性能信息
    7. 5.7 电气特性
    8. 5.8 典型特性
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1  输入保护电路
      2. 6.3.2  EMI 抑制
      3. 6.3.3  过热保护
      4. 6.3.4  容性负载和稳定性
      5. 6.3.5  共模电压范围
      6. 6.3.6  反相保护
      7. 6.3.7  电气过载
      8. 6.3.8  过载恢复
      9. 6.3.9  典型规格与分布
      10. 6.3.10 带外露散热焊盘的封装
      11. 6.3.11 关断
    4. 6.4 器件功能模式
  8. 应用和实现
    1. 7.1 应用信息
    2. 7.2 典型应用
      1. 7.2.1 低侧电流测量
        1. 7.2.1.1 设计要求
        2. 7.2.1.2 详细设计过程
        3. 7.2.1.3 应用曲线
      2. 7.2.2 缓冲多路复用器
    3. 7.3 电源相关建议
    4. 7.4 布局
      1. 7.4.1 布局指南
      2. 7.4.2 布局示例
  9. 器件和文档支持
    1. 8.1 器件支持
      1. 8.1.1 开发支持
        1. 8.1.1.1 TINA-TI(免费软件下载)
    2. 8.2 文档支持
      1. 8.2.1 相关文档
    3. 8.3 接收文档更新通知
    4. 8.4 支持资源
    5. 8.5 商标
    6. 8.6 静电放电警告
    7. 8.7 术语表
  10. Revision History
  11. 10机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

引脚配置和功能

GUID-09C85506-E6BB-4BE1-937B-07BEBF4AC850-low.svg图 4-1 TLV9161 DBV 封装
5 引脚 SOT-23
(顶视图)
GUID-EE7B09D3-CEAC-4586-9A9B-7F5170327C21-low.svg图 4-2 TLV9161 DCK 封装
5 引脚 SC70
(顶视图)
表 4-1 引脚功能:TLV9161
引脚 I/O 说明
名称 SOT-23 SC70
IN+ 3 1 I 同相输入
IN– 4 3 I 反相输入
OUT 1 4 O 输出
V+ 5 5 正(最高)电源
V– 2 2 负(最低)电源
GUID-1823D142-DF18-492B-A306-704965F0A747-low.gif图 4-3 TLV9161S DBV 封装
6 引脚 SOT-23
(顶视图)
表 4-2 引脚功能:TLV9161S
引脚 I/O 说明
名称 编号
+IN 3 I 同相输入
–IN 4 I 反相输入
OUT 1 O 输出
SHDN 5 I 关断:低电平 = 启用放大器,高电平 = 禁用放大器
V+ 6 正(最高)电源
V– 2 负(最低)电源
GUID-C4D6F777-BA62-4FE3-9AFB-B9BDB29304DF-low.svg图 4-4 TLV9162 D、DDF、PW 和 DGK 封装
8 引脚 SOIC、SOT-23、TSSOP 和 VSSOP
(顶视图)
GUID-CF7D304A-A85F-4D15-AFAD-ED29A4A434C2-low.svg
将散热焊盘连接至 V–。有关更多信息,请参阅节 6.3.10
图 4-5 TLV9162 DSG 封装(A)
8 引脚 WSON(带有外露散热焊盘)
(顶视图)
表 4-3 引脚功能:TLV9162
引脚 I/O 说明
名称 编号
IN1+ 3 I 同相输入,通道 1
IN1– 2 I 反相输入,通道 1
IN2+ 5 I 同相输入,通道 2
IN2– 6 I 反相输入,通道 2
OUT1 1 O 输出,通道 1
OUT2 7 O 输出,通道 2
V+ 8 正(最高)电源
V– 4 负电源(最低)
GUID-5DA6B7F4-2EBB-43D1-B812-3BBD384B1F79-low.gif图 4-6 TLV9162S RUG 封装
10 引脚 X2QFN
(顶视图)
表 4-4 引脚功能:TLV9162S
引脚 I/O 说明
名称 编号
IN1+ 10 I 同相输入,通道 1
IN1– 9 I 反相输入,通道 1
IN2+ 4 I 同相输入,通道 2
IN2– 5 I 反相输入,通道 2
OUT1 8 O 输出,通道 1
OUT2 6 O 输出,通道 2
SHDN1 2 I 关断,通道 1:低电平 = 放大器被启用;高电平 = 放大器被禁用。有关更多信息,请参阅节 6.3.11
SHDN2 3 I 关断,通道 2:低电平 = 放大器被启用;高电平 = 放大器被禁用。有关更多信息,请参阅节 6.3.11
V+ 7 正(最高)电源
V– 1 负(最低)电源
GUID-0E67BA56-837A-453D-8CCB-9EA49A450988-low.svg图 4-7 TLV9164 D 和 PW 封装
14 引脚 SOIC 和 TSSOP
(顶视图)
表 4-5 引脚功能:TLV9164
引脚 I/O 说明
名称 编号
IN1+ 3 I 同相输入,通道 1
IN1– 2 I 反相输入,通道 1
IN2+ 5 I 同相输入,通道 2
IN2– 6 I 反相输入,通道 2
IN3+ 10 I 同相输入,通道 3
IN3– 9 I 反相输入,通道 3
IN4+ 12 I 同相输入,通道 4
IN4– 13 I 反相输入,通道 4
OUT1 1 O 输出,通道 1
OUT2 7 O 输出,通道 2
OUT3 8 O 输出,通道 3
OUT4 14 O 输出,通道 4
V+ 4 正(最高)电源
V– 11 负(最低)电源