ZHCSWK2 June   2024 TLV9304-Q1

PRODMIX  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 四通道器件的热性能信息
    5. 5.5 电气特性
    6. 5.6 典型特性
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1 输入保护电路
      2. 6.3.2 EMI 抑制
      3. 6.3.3 反相保护
      4. 6.3.4 热保护
      5. 6.3.5 容性负载和稳定性
      6. 6.3.6 共模电压范围
      7. 6.3.7 电过应力
      8. 6.3.8 过载恢复
      9. 6.3.9 典型规格与分布
    4. 6.4 器件功能模式
  8. 应用和实施
    1. 7.1 应用信息
    2. 7.2 典型应用
      1. 7.2.1 高电压精密比较器
        1. 7.2.1.1 设计要求
        2. 7.2.1.2 详细设计过程
        3. 7.2.1.3 应用曲线
    3. 7.3 电源相关建议
    4. 7.4 布局
      1. 7.4.1 布局指南
      2. 7.4.2 布局示例
  9. 器件和文档支持
    1. 8.1 器件支持
      1. 8.1.1 开发支持
        1. 8.1.1.1 TINA-TI(免费软件下载)
    2. 8.2 文档支持
      1. 8.2.1 相关文档
    3. 8.3 接收文档更新通知
    4. 8.4 支持资源
    5. 8.5 商标
    6. 8.6 静电放电警告
    7. 8.7 术语表
  10. 修订历史记录
  11. 10机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

容性负载和稳定性

TLV930x-Q1 具有电阻输出级,能够驱动较小的容性负载,而且通过采用隔离电阻器,可轻松配置用于驱动大型容性负载。增加增益可增强放大器驱动更大容性负载的能力;请参阅图 6-6图 6-7。当确定放大器在运行中能否保持稳定时,需要考虑特定运算放大器电路配置、布局、增益和输出负载等因素。

TLV9304-Q1 小信号过冲与容性负载间的关系(100mV 输出阶跃,G = 1)图 6-6 小信号过冲与容性负载间的关系(100mV 输出阶跃,G = 1)
TLV9304-Q1 小信号过冲与容性负载间的关系(100mV 输出阶跃,G = -1)图 6-7 小信号过冲与容性负载间的关系(100mV 输出阶跃,G = -1)

若要增加单位增益配置下的驱动能力,可插入一个较小的(10Ω 至 20Ω)电阻器 RISO,使其与输出串联,如图 6-8 所示,以此来提高容性负载驱动能力。此电阻器可显著减少振铃,并保持纯容性负载的直流性能。但是,如果电阻负载与容性负载并联,则会产生一个电压分压器,从而在输出端引入增益误差并略微减小输出摆幅。引入的误差与 RISO / RL 的比率成正比,在低输出电平下通常可忽略不计。高容性负载驱动使 TLV930x-Q1 非常适合用于基准缓冲器、MOSFET 栅极驱动器和电缆屏蔽驱动器等应用。图 6-8 中所示的电路采用隔离电阻器 RISO 来稳定运算放大器的输出。RISO 会修改系统的开环增益,从而增加相位裕度。有关使用该电路进行优化和设计的技巧的其他信息,TI 精密设计 TIDU032 详述了完整的设计目标、仿真和测试结果。

TLV9304-Q1 使用 TLV9301-Q1 扩展容性负载驱动图 6-8 使用 TLV9301-Q1 扩展容性负载驱动