ZHCSLL9E January   2021  – March 2024 TLV9351-Q1 , TLV9352-Q1 , TLV9354-Q1

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 单通道器件的热性能信息
    5. 5.5 双通道器件的热性能信息
    6. 5.6 四通道器件的热性能信息
    7. 5.7 电气特性
    8. 5.8 典型特性
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1 输入保护电路
      2. 6.3.2 EMI 抑制
      3. 6.3.3 反相保护
      4. 6.3.4 过热保护
      5. 6.3.5 容性负载和稳定性
      6. 6.3.6 共模电压范围
      7. 6.3.7 电气过载
      8. 6.3.8 过载恢复
      9. 6.3.9 典型规格与分布
    4. 6.4 器件功能模式
  8. 应用和实施
    1. 7.1 应用信息
    2. 7.2 典型应用
      1. 7.2.1 高电压精密比较器
        1. 7.2.1.1 设计要求
        2. 7.2.1.2 详细设计过程
        3. 7.2.1.3 应用曲线
    3. 7.3 电源相关建议
    4. 7.4 布局
      1. 7.4.1 布局指南
      2. 7.4.2 布局示例
  9. 器件和文档支持
    1. 8.1 器件支持
      1. 8.1.1 开发支持
        1. 8.1.1.1 TINA-TI(免费软件下载)
        2. 8.1.1.2 TI 精密设计
    2. 8.2 文档支持
      1. 8.2.1 相关文档
    3. 8.3 接收文档更新通知
    4. 8.4 支持资源
    5. 8.5 商标
    6. 8.6 静电放电警告
    7. 8.7 术语表
  10. 修订历史记录
  11. 10机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

布局指南

为了实现器件的更高工作性能,应使用良好的 PCB 布局实践,包括:

  • 噪声可以通过整个电路的电源引脚和运算放大器本身传入模拟电路中。旁路电容用于通过为局部模拟电路提供低阻抗电源,以降低耦合噪声。
    • 在每个电源引脚和接地端之间接入低 ESR 0.1µF 陶瓷旁路电容,并尽量靠近器件放置。针对单电源应用,V+ 与接地端之间可以接入单个旁路电容器。
  • 将电路中的模拟部分和数字部分单独接地是最简单、最有效的噪声抑制方法之一。多层 PCB 上的一层或多层通常专门用于作为接地平面。接地层有助于散热和减少 EMI 噪声拾取。确保对数字接地和模拟接地进行物理隔离,同时应注意接地电流的流动。
  • 为了减少寄生耦合,应让输入布线尽可能远离电源或输出布线。如果这些布线不能保持分离,则敏感布线与有噪声布线垂直相交比平行更好。
  • 外部元件应尽量靠近器件放置。如图 7-4 所示,使 RF 和 RG 靠近反相输入可更大限度减小寄生电容。
  • 尽可能缩短输入布线的长度。切记,输入布线是电路中最敏感的部分。
  • 考虑在关键布线周围设定驱动型低阻抗保护环。这样可显著减少附近布线在不同电势下产生的漏电流。
  • 为获得卓越性能,建议在组装 PCB 板后进行清洁。
  • 任何精密集成电路都可能因湿气渗入塑料封装中而出现性能变化。在执行任何 PCB 水清洁流程之后,建议将 PCB 组装烘干,以去除清洁时渗入器件封装中的水分。大多数情形下,清洁后在 85°C 下低温烘干 30 分钟即可。