ZHCSM33C february 2022 – may 2023 TMP1826
PRODUCTION DATA
图 9-5 展示了器件的 8 位 IO 硬件地址模式。在具有通用引脚 (IO0-IO3) 的封装中可使用此功能。8 位值包括低 4 位作为引脚(IO3 至 IO0)的读取值,这些值叠加在短地址寄存器的内容上,形成一个 8 位地址。应用可将通用引脚连接至 VDD/SDQ 以实现逻辑“1”,或连接至 GND 以实现逻辑“0”。TI 建议在 IO 和 VDD/SDQ 之间放置一个 20KΩ 电阻器,防止在输出模式下 IO 引脚意外设置为零时发生电源瞬间中断。
将 FLEX_ADDR_MODE 设置为“00b”之后,主机必须将器件配置 2 寄存器中的位设置为“01b”,以便器件可以锁存通用引脚的状态。