ZHCSD12B October   2014  – October 2024 TMP75B-Q1

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 器件比较
  6. 引脚配置和功能
  7. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 等级
    3. 6.3 建议运行条件
    4. 6.4 热性能信息
    5. 6.5 电气特性
    6. 6.6 时序要求
    7. 6.7 典型特性
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 数字温度输出
      2. 7.3.2 温度限制和警报
      3. 7.3.3 串行接口
        1. 7.3.3.1  总线概述
        2. 7.3.3.2  串行总线地址
        3. 7.3.3.3  写入和读取操作
        4. 7.3.3.4  目标模式运行
          1. 7.3.3.4.1 目标接收器模式:
          2. 7.3.3.4.2 目标发送器模式:
        5. 7.3.3.5  SMBus 警报功能
        6. 7.3.3.6  常规调用
        7. 7.3.3.7  高速 (Hs) 模式
        8. 7.3.3.8  超时功能
        9. 7.3.3.9  两线制时序图
        10. 7.3.3.10 两线制时序图
    4. 7.4 器件功能模式
      1. 7.4.1 连续转换模式
      2. 7.4.2 关断模式
      3. 7.4.3 单次触发模式
    5. 7.5 编程
  9. 寄存器映射
  10. 应用和实施
    1. 9.1 应用信息
    2. 9.2 典型应用
      1. 9.2.1 设计要求
      2. 9.2.2 详细设计过程
      3. 9.2.3 应用曲线
    3. 9.3 电源相关建议
    4. 9.4 布局
      1. 9.4.1 布局指南
      2. 9.4.2 布局示例
  11. 10器件和文档支持
    1. 10.1 文档支持
      1. 10.1.1 相关文档
    2. 10.2 接收文档更新通知
    3. 10.3 支持资源
    4. 10.4 商标
    5. 10.5 静电放电警告
    6. 10.6 术语表
  12. 11修订历史记录
  13. 12机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

时序要求

标准 快速模式 单位
最小值 最大值 最小值 最大值
fSCL SCL 运行频率 VS ≥ 1.8V 0.001 0.4 0.001 3 MHz
VS < 1.8V 0.001 0.4 0.001 2.5 MHz
t(BUF) 停止和启动条件之间的总线空闲时间 VS ≥ 1.8V 1300 160 ns
VS < 1.8V 1300 260 ns
t(HDSTA) 重复启动条件后的保持时间。
在此周期后,生成第一个时钟。
600 160 ns
t(SUSTA) 重复启动条件建立时间 600 160 ns
t(SUSTO) STOP 条件建立时间 600 160 ns
t(HDDAT) 数据保持时间 VS ≥ 1.8V 0 900 0 100 ns
VS < 1.8V 0 900 0 140 ns
t(SUDAT) 数据建立时间 VS ≥ 1.8V 100 10 ns
VS < 1.8V 100 20 ns
t(LOW) SCL 时钟低电平周期 VS ≥ 1.8V 1300 190 ns
VS < 1.8V 1300 240 ns
t(HIGH) SCL 时钟高电平周期 600 60 ns
tR(SDA)、tF(SDA) 数据上升和下降时间 300 80 ns
tR(SCL)、tF(SCL) 时钟上升和下降时间 300 40 ns
tR SCLK ≤ 100kHz 时的时钟和数据上升时间 1000 ns