ZHCSRN5B January 2023 – November 2023 TMS320F2800152-Q1 , TMS320F2800153-Q1 , TMS320F2800154-Q1 , TMS320F2800155 , TMS320F2800155-Q1 , TMS320F2800156-Q1 , TMS320F2800157 , TMS320F2800157-Q1
PRODMIX
请参考 PDF 数据表获取器件具体的封装图。
信号名称 | 引脚类型 | 说明 | 80 PN | 64 PM | 48 PHP | 32 RHB |
---|---|---|---|---|---|---|
VDD | 1.2V 数字逻辑电源引脚。有关用法的详细信息,请参阅“电源管理模块 (PMM)”一节。 | 8、53、71 | 4、44、59 | 36、45 | 24 | |
VDDA | 3.3V 模拟电源引脚。在每个引脚上放置一个最小值为 2.2µF 的去耦电容器。在 32 QFN 封装上,VREFHI 在内部连接至 VDDA。有关用法的详细信息,请参阅“电源管理模块 (PMM)”一节。 | 26 | 22 | 18 | 11 | |
VDDIO | 3.3V 数字 I/O 电源引脚。有关用法的详细信息,请参阅“电源管理模块 (PMM)”一节。 | 7、52、72 | 43、60 | 35、46 | 23 | |
VREGENZ | I | 具有内部下拉电阻的内部稳压器使能。将低电平连接到 VSS 以启用内部 VREG。将高电平连接到 VDDIO 以使用外部电源。 | 56 | 46 | 37 | 25 |
VSS | 数字接地。对于 QFN 封装,必须将位于封装底部的接地焊盘焊接到 PCB 的接地平面。 | 9、30、55、70 | 5、26、45、58 | PAD | PAD | |
VSSA | 模拟接地 | 25 | 21 | 17 | 10 |