ZHCSL01C March 2020 – April 2024 TMS320F280021 , TMS320F280021-Q1 , TMS320F280023 , TMS320F280023-Q1 , TMS320F280023C , TMS320F280025 , TMS320F280025-Q1 , TMS320F280025C , TMS320F280025C-Q1
PRODUCTION DATA
在给器件供电之前,请勿向任何数字引脚施加比 VDDIO 高 0.3V 或比 VSS 低 0.3V 的电压,也不得向任何模拟引脚施加比 VDDA 高 0.3V 或比 VSSA 低 0.3V 的电压(包括 VREFHI )。简单地说,只应在 XRSn 变为高电平后驱动信号引脚,且前提是所有 3.3V 电源轨连接在一起。即使 VDDIO 和 VDDA 未连接在一起,仍需要进行此时序控制。
如果违反上述序列,则可能会发生器件故障,甚至可能造成损坏,因为电流将流经器件中的意外寄生路径。