ZHCSL01C March 2020 – April 2024 TMS320F280021 , TMS320F280021-Q1 , TMS320F280023 , TMS320F280023-Q1 , TMS320F280023C , TMS320F280025 , TMS320F280025-Q1 , TMS320F280025C , TMS320F280025C-Q1
PRODUCTION DATA
表 6-2 总结了各种复位信号及其对器件的影响。
复位源 | CPU 内核复位 (C28x、FPU、VCU) | 外设复位 | JTAG/ 调试逻辑复位 | I/O | XRSn 输出 |
---|---|---|---|---|---|
POR | 是 | 是 | 是 | 高阻态 | 是 |
XRSn 引脚 | 是 | 是 | 否 | 高阻态 | – |
WDRS | 是 | 是 | 否 | 高阻态 | 是 |
NMIWDRS | 是 | 是 | 否 | 高阻态 | 是 |
SYSRS(调试器复位) | 是 | 是 | 否 | 高阻态 | 否 |
SCCRESET | 是 | 是 | 否 | 高阻态 | 否 |
参数 th(boot-mode) 必须考虑从这些来源启动的复位。
请参阅 TMS320F28002x 实时微控制器技术参考手册 中“系统控制”一章的“复位”一节。
有些复位源由器件内部驱动。其中一些源会将 XRSn 驱动为低电平,用于禁用驱动引导引脚的任何其他器件。SCCRESET 和调试器复位源不会驱动 XRSn;因此,用于引导模式的引脚不应由系统中的其他器件主动驱动。引导配置允许更改 OTP 中的引导引脚;更多详细信息,请参阅 TMS320F28002x 实时微控制器技术参考手册。