ZHCSLT8C October 2021 – December 2023 TMS320F280034 , TMS320F280034-Q1 , TMS320F280036-Q1 , TMS320F280036C-Q1 , TMS320F280037 , TMS320F280037C , TMS320F280037C-Q1 , TMS320F280038C-Q1 , TMS320F280039-Q1 , TMS320F280039C , TMS320F280039C-Q1
PRODMIX
“外设寄存器存储器映射 (C28)”表列出了外设寄存器。
结构 | DriverLib 名称 | 基址 | CPU1 | DMA | HIC | CLA | 受流水线保护 |
---|---|---|---|---|---|---|---|
外设帧 0 (PF0) | |||||||
ADC_RESULT_REGS | ADCARESULT_BASE | 0x0000_0B00 | 是 | 是 | 是 | 是 | - |
ADC_RESULT_REGS | ADCBRESULT_BASE | 0x0000_0B20 | 是 | 是 | 是 | 是 | - |
ADC_RESULT_REGS | ADCCRESULT_BASE | 0x0000_0B40 | 是 | 是 | 是 | 是 | - |
CPUTIMER_REGS | CPUTIMER0_BASE | 0x0000_0C00 | 是 | - | - | - | - |
CLA_ONLY_REGS | CLA1_ONLY_BASE | 0x0000_0C00 | - | - | - | 是 | - |
CPUTIMER_REGS | CPUTIMER1_BASE | 0x0000_0C08 | 是 | - | - | - | - |
CPUTIMER_REGS | CPUTIMER2_BASE | 0x0000_0C10 | 是 | - | - | - | - |
CLA_SOFTINT_REGS | CLA1_SOFTINT_BASE | 0x0000_0CE0 | - | - | - | 是 | - |
PIE_CTRL_REGS | PIECTRL_BASE | 0x0000_0CE0 | 是 | - | - | - | - |
PIE_VECT_TABLE | PIEVECTTABLE_BASE | 0x0000_0D00 | 是 | - | - | - | - |
DMA_REGS | DMA_BASE | 0x0000_1000 | 是 | - | - | - | - |
DMA_CH_REGS | DMA_CH1_BASE | 0x0000_1020 | 是 | - | - | - | - |
DMA_CH_REGS | DMA_CH2_BASE | 0x0000_1040 | 是 | - | - | - | - |
DMA_CH_REGS | DMA_CH3_BASE | 0x0000_1060 | 是 | - | - | - | - |
DMA_CH_REGS | DMA_CH4_BASE | 0x0000_1080 | 是 | - | - | - | - |
DMA_CH_REGS | DMA_CH5_BASE | 0x0000_10A0 | 是 | - | - | - | - |
DMA_CH_REGS | DMA_CH6_BASE | 0x0000_10C0 | 是 | - | - | - | - |
CLA_REGS | CLA1_BASE | 0x0000_1400 | 是 | - | - | - | - |
UID_REGS | UID_BASE | 0x0007_0200 | 是 | - | - | - | - |
DCSM_Z1_OTP | DCSM_Z1OTP_BASE | 0x0007_8000 | 是 | - | - | - | - |
DCSM_Z2_OTP | DCSM_Z2OTP_BASE | 0x0007_8200 | 是 | - | - | - | - |
外设帧 1 (PF1) | |||||||
EPWM_REGS | EPWM1_BASE | 0x0000_4000 | 是 | 是 | 是 | 是 | 是 |
EPWM_REGS | EPWM2_BASE | 0x0000_4100 | 是 | 是 | 是 | 是 | 是 |
EPWM_REGS | EPWM3_BASE | 0x0000_4200 | 是 | 是 | 是 | 是 | 是 |
EPWM_REGS | EPWM4_BASE | 0x0000_4300 | 是 | 是 | 是 | 是 | 是 |
EPWM_REGS | EPWM5_BASE | 0x0000_4400 | 是 | 是 | 是 | 是 | 是 |
EPWM_REGS | EPWM6_BASE | 0x0000_4500 | 是 | 是 | 是 | 是 | 是 |
EPWM_REGS | EPWM7_BASE | 0x0000_4600 | 是 | 是 | 是 | 是 | 是 |
EPWM_REGS | EPWM8_BASE | 0x0000_4700 | 是 | 是 | 是 | 是 | 是 |
EQEP_REGS | EQEP1_BASE | 0x0000_5100 | 是 | 是 | 是 | 是 | 是 |
EQEP_REGS | EQEP2_BASE | 0x0000_5140 | 是 | 是 | 是 | 是 | 是 |
ECAP_REGS | ECAP1_BASE | 0x0000_5200 | 是 | 是 | 是 | 是 | 是 |
ECAP_REGS | ECAP2_BASE | 0x0000_5240 | 是 | 是 | 是 | 是 | 是 |
ECAP_REGS | ECAP3_BASE | 0x0000_5280 | 是 | 是 | 是 | 是 | 是 |
HRCAP_REGS | HRCAP3_BASE | 0x0000_52A0 | 是 | 是 | 是 | 是 | 是 |
DAC_REGS | DACA_BASE | 0x0000_5C00 | 是 | 是 | 是 | 是 | 是 |
DAC_REGS | DACB_BASE | 0x0000_5C10 | 是 | 是 | 是 | 是 | 是 |
CMPSS_REGS | CMPSS1_BASE | 0x0000_5C80 | 是 | 是 | 是 | 是 | 是 |
CMPSS_REGS | CMPSS2_BASE | 0x0000_5CA0 | 是 | 是 | 是 | 是 | 是 |
CMPSS_REGS | CMPSS3_BASE | 0x0000_5CC0 | 是 | 是 | 是 | 是 | 是 |
CMPSS_REGS | CMPSS4_BASE | 0x0000_5CE0 | 是 | 是 | 是 | 是 | 是 |
SDFM_REGS | SDFM1_BASE | 0x0000_5E00 | 是 | 是 | 是 | 是 | 是 |
SDFM_REGS | SDFM2_BASE | 0x0000_5E80 | 是 | 是 | 是 | 是 | 是 |
外设帧 2 (PF2) | |||||||
SPI_REGS | SPIA_BASE | 0x0000_6100 | 是 | 是 | 是 | 是 | 是 |
SPI_REGS | SPIB_BASE | 0x0000_6110 | 是 | 是 | 是 | 是 | 是 |
BGCRC_REGS | BGCRC_CPU_BASE | 0x0000_6340 | 是 | - | - | - | 是 |
BGCRC_REGS | BGCRC_CLA1_BASE | 0x0000_6380 | 是 | - | - | 是 | 是 |
PMBUS_REGS | PMBUSA_BASE | 0x0000_6400 | 是 | 是 | 是 | 是 | 是 |
HIC_CFG_REGS | HIC_BASE | 0x0000_6500 | 是 | 是 | - | - | 是 |
FSI_TX_REGS | FSITXA_BASE | 0x0000_6600 | 是 | 是 | 是 | 是 | 是 |
FSI_RX_REGS | FSIRXA_BASE | 0x0000_6680 | 是 | 是 | 是 | 是 | 是 |
外设帧 3 (PF3) | |||||||
ADC_REGS | ADCA_BASE | 0x0000_7400 | 是 | - | - | 是 | 是 |
ADC_REGS | ADCB_BASE | 0x0000_7480 | 是 | - | - | 是 | 是 |
ADC_REGS | ADCC_BASE | 0x0000_7500 | 是 | - | - | 是 | 是 |
外设帧 4 (PF4) | |||||||
INPUT_XBAR_REGS | INPUTXBAR_BASE | 0x0000_7900 | 是 | - | - | - | 是 |
XBAR_REGS | XBAR_BASE | 0x0000_7920 | 是 | - | - | - | 是 |
SYNC_SOC_REGS | SYNCSOC_BASE | 0x0000_7940 | 是 | - | - | - | 是 |
INPUT_XBAR_REGS | CLBINPUTXBAR_BASE | 0x0000_7960 | 是 | - | - | - | 是 |
DMA_CLA_SRC_SEL_REGS | DMACLASRCSEL_BASE | 0x0000_7980 | 是 | - | - | - | 是 |
EPWM_XBAR_REGS | EPWMXBAR_BASE | 0x0000_7A00 | 是 | - | - | - | 是 |
CLB_XBAR_REGS | CLBXBAR_BASE | 0x0000_7A40 | 是 | - | - | - | 是 |
OUTPUT_XBAR_REGS | OUTPUTXBAR_BASE | 0x0000_7A80 | 是 | - | - | - | 是 |
OUTPUT_XBAR_REGS | CLBOUTPUTXBAR_BASE | 0x0000_7BC0 | 是 | - | - | - | 是 |
GPIO_CTRL_REGS | GPIOCTRL_BASE | 0x0000_7C00 | 是 | - | - | - | 是 |
GPIO_DATA_REGS | GPIODATA_BASE | 0x0000_7F00 | 是 | - | - | 是 | 是 |
GPIO_DATA_READ_REGS | GPIODATAREAD_BASE | 0x0000_7F80 | 是 | - | 是 | 是 | 是 |
CLK_CFG_REGS | CLKCFG_BASE | 0x0005_D200 | 是 | - | - | - | 是 |
CPU_SYS_REGS | CPUSYS_BASE | 0x0005_D300 | 是 | - | - | - | 是 |
SYS_STATUS_REGS | SYSSTAT_BASE | 0x0005_D400 | 是 | - | - | - | 是 |
PERIPH_AC_REGS | PERIPHAC_BASE | 0x0005_D500 | 是 | - | - | - | 是 |
ANALOG_SUBSYS_REGS | ANALOGSUBSYS_BASE | 0x0005_D700 | 是 | - | - | - | 是 |
外设帧 5 (PF5) | |||||||
DEV_CFG_REGS | DEVCFG_BASE | 0x0005_D000 | 是 | - | - | - | 是 |
ERAD_GLOBAL_REGS | ERAD_GLOBAL_BASE | 0x0005_E800 | 是 | - | - | - | 是 |
ERAD_HWBP_REGS | ERAD_HWBP1_BASE | 0x0005_E900 | 是 | - | - | - | 是 |
ERAD_HWBP_REGS | ERAD_HWBP2_BASE | 0x0005_E908 | 是 | - | - | - | 是 |
ERAD_HWBP_REGS | ERAD_HWBP3_BASE | 0x0005_E910 | 是 | - | - | - | 是 |
ERAD_HWBP_REGS | ERAD_HWBP4_BASE | 0x0005_E918 | 是 | - | - | - | 是 |
ERAD_HWBP_REGS | ERAD_HWBP5_BASE | 0x0005_E920 | 是 | - | - | - | 是 |
ERAD_HWBP_REGS | ERAD_HWBP6_BASE | 0x0005_E928 | 是 | - | - | - | 是 |
ERAD_HWBP_REGS | ERAD_HWBP7_BASE | 0x0005_E930 | 是 | - | - | - | 是 |
ERAD_HWBP_REGS | ERAD_HWBP8_BASE | 0x0005_E938 | 是 | - | - | - | 是 |
ERAD_COUNTER_REGS | ERAD_COUNTER1_BASE | 0x0005_E980 | 是 | - | - | - | 是 |
ERAD_COUNTER_REGS | ERAD_COUNTER2_BASE | 0x0005_E990 | 是 | - | - | - | 是 |
ERAD_COUNTER_REGS | ERAD_COUNTER3_BASE | 0x0005_E9A0 | 是 | - | - | - | 是 |
ERAD_COUNTER_REGS | ERAD_COUNTER4_BASE | 0x0005_E9B0 | 是 | - | - | - | 是 |
ERAD_CRC_GLOBAL_REGS | ERAD_CRC_GLOBAL_BASE | 0x0005_EA00 | 是 | - | - | - | 是 |
ERAD_CRC_REGS | ERAD_CRC1_BASE | 0x0005_EA10 | 是 | - | - | - | 是 |
ERAD_CRC_REGS | ERAD_CRC2_BASE | 0x0005_EA20 | 是 | - | - | - | 是 |
ERAD_CRC_REGS | ERAD_CRC3_BASE | 0x0005_EA30 | 是 | - | - | - | 是 |
ERAD_CRC_REGS | ERAD_CRC4_BASE | 0x0005_EA40 | 是 | - | - | - | 是 |
ERAD_CRC_REGS | ERAD_CRC5_BASE | 0x0005_EA50 | 是 | - | - | - | 是 |
ERAD_CRC_REGS | ERAD_CRC6_BASE | 0x0005_EA60 | 是 | - | - | - | 是 |
ERAD_CRC_REGS | ERAD_CRC7_BASE | 0x0005_EA70 | 是 | - | - | - | 是 |
ERAD_CRC_REGS | ERAD_CRC8_BASE | 0x0005_EA80 | 是 | - | - | - | 是 |
EPG_REGS | EPG1_BASE | 0x0005_EC00 | 是 | - | - | - | 是 |
EPG_MUX_REGS | EPG1MUX_BASE | 0x0005_ECD0 | 是 | - | - | - | 是 |
DCSM_Z1_REGS | DCSM_Z1_BASE | 0x0005_F000 | 是 | - | - | - | 是 |
DCSM_Z2_REGS | DCSM_Z2_BASE | 0x0005_F080 | 是 | - | - | - | 是 |
DCSM_COMMON_REGS | DCSMCOMMON_BASE | 0x0005_F0C0 | 是 | - | - | - | 是 |
MEM_CFG_REGS | MEMCFG_BASE | 0x0005_F400 | 是 | - | - | - | 是 |
ACCESS_PROTECTION_REGS | ACCESSPROTECTION_BASE | 0x0005_F500 | 是 | - | - | - | 是 |
MEMORY_ERROR_REGS | MEMORYERROR_BASE | 0x0005_F540 | 是 | - | - | - | 是 |
TEST_ERROR_REGS | TESTERROR_BASE | 0x0005_F590 | 是 | - | - | - | 是 |
FLASH_CTRL_REGS | FLASH0CTRL_BASE | 0x0005_F800 | 是 | - | - | - | 是 |
FLASH_ECC_REGS | FLASH0ECC_BASE | 0x0005_FB00 | 是 | - | - | - | 是 |
外设帧 7 (PF7) | |||||||
CAN_REGS | CANA_BASE | 0x0004_8000 | 是 | 是 | 是 | - | 是 |
MCANSS_REGS | MCANASS_BASE | 0x0005_C400 | 是 | - | 是 | - | 是 |
MCAN_REGS | MCANA_BASE | 0x0005_C600 | 是 | - | 是 | - | 是 |
MCAN_ERROR_REGS | MCANA_ERROR_BASE | 0x0005_C800 | 是 | - | 是 | - | 是 |
HWBIST_REGS | HWBIST_BASE | 0x0005_E000 | 是 | - | - | - | 是 |
PBIST_REGS | MPOST_BASE | 0x0005_E200 | 是 | - | - | - | 是 |
DCC_REGS | DCC0_BASE | 0x0005_E700 | 是 | - | - | - | 是 |
DCC_REGS | DCC1_BASE | 0x0005_E740 | 是 | - | - | - | 是 |
外设帧 8 (PF8) | |||||||
LIN_REGS | LINA_BASE | 0x0000_6A00 | 是 | 是 | 是 | 是 | 是 |
LIN_REGS | LINB_BASE | 0x0000_6B00 | 是 | 是 | 是 | 是 | 是 |
外设帧 9 (PF9) | |||||||
WD_REGS | WD_BASE | 0x0000_7000 | 是 | - | - | - | 是 |
NMI_INTRUPT_REGS | NMI_BASE | 0x0000_7060 | 是 | - | - | - | 是 |
XINT_REGS | XINT_BASE | 0x0000_7070 | 是 | - | - | - | 是 |
SCI_REGS | SCIA_BASE | 0x0000_7200 | 是 | - | 是 | - | 是 |
SCI_REGS | SCIB_BASE | 0x0000_7210 | 是 | - | 是 | - | 是 |
I2C_REGS | I2CA_BASE | 0x0000_7300 | 是 | - | 是 | - | 是 |
I2C_REGS | I2CB_BASE | 0x0000_7340 | 是 | - | 是 | - | 是 |
外设帧 10 (PF10) | |||||||
CLB_LOGIC_CONFIG_REGS | CLB1_LOGICCFG_BASE | 0x0000_3000 | 是 | - | 是 | 是 | - |
CLB_LOGIC_CONTROL_REGS | CLB1_LOGICCTRL_BASE | 0x0000_3100 | 是 | - | 是 | 是 | - |
CLB_DATA_EXCHANGE_REGS | CLB1_DATAEXCH_BASE | 0x0000_3180 | 是 | - | 是 | 是 | - |
CLB_LOGIC_CONFIG_REGS | CLB2_LOGICCFG_BASE | 0x0000_3400 | 是 | - | 是 | 是 | - |
CLB_LOGIC_CONTROL_REGS | CLB2_LOGICCTRL_BASE | 0x0000_3500 | 是 | - | 是 | 是 | - |
CLB_DATA_EXCHANGE_REGS | CLB2_DATAEXCH_BASE | 0x0000_3580 | 是 | - | 是 | 是 | - |
CLB_LOGIC_CONFIG_REGS | CLB3_LOGICCFG_BASE | 0x0000_3800 | 是 | - | 是 | 是 | - |
CLB_LOGIC_CONTROL_REGS | CLB3_LOGICCTRL_BASE | 0x0000_3900 | 是 | - | 是 | 是 | - |
CLB_DATA_EXCHANGE_REGS | CLB3_DATAEXCH_BASE | 0x0000_3980 | 是 | - | 是 | 是 | - |
CLB_LOGIC_CONFIG_REGS | CLB4_LOGICCFG_BASE | 0x0000_3C00 | 是 | - | 是 | 是 | - |
CLB_LOGIC_CONTROL_REGS | CLB4_LOGICCTRL_BASE | 0x0000_3D00 | 是 | - | 是 | 是 | - |
CLB_DATA_EXCHANGE_REGS | CLB4_DATAEXCH_BASE | 0x0000_3D80 | 是 | - | 是 | 是 | - |
外设帧 11 (PF11) | |||||||
AES_REGS | AESA_BASE | 0x0004_2000 | 是 | 是 | - | - | - |
AES_SS_REGS | AESA_SS_BASE | 0x0004_2C00 | 是 | 是 | - | - | - |
外设帧 12 (PF12) | |||||||
LFU_REGS | LFU_BASE | 0x0000_7FE0 | 是 | - | - | 是 | 是 |