ZHCSGY3G January 2017 – January 2023 TMS320F280040-Q1 , TMS320F280040C-Q1 , TMS320F280041 , TMS320F280041-Q1 , TMS320F280041C , TMS320F280041C-Q1 , TMS320F280045 , TMS320F280048-Q1 , TMS320F280048C-Q1 , TMS320F280049 , TMS320F280049-Q1 , TMS320F280049C , TMS320F280049C-Q1
PRODUCTION DATA
此处描述的 ADC 模块是分辨率为 12 位的逐次逼近 (SAR) 型 ADC。本节将转换器的模拟电路称为“内核”,包括通道选择 MUX、采样保持 (S/H) 电路、逐次逼近电路、电压基准电路和其他模拟支持电路。转换器的数字电路被称为“包装器”,包括用于可编程转换的逻辑、结果寄存器、模拟电路接口、外设总线接口、后处理电路以及其他片上模块接口。
每个 ADC 模块都包含一个采样保持 (S/H) 电路。ADC 模块被设计成在同一个芯片上重复多次,从而实现多个 ADC 的同步采样或独立运行。ADC 包装器基于转换启动 (SOC)(请参阅 TMS320F28004x 实时微控制器技术参考手册 中“模数转换器 (ADC)”一章的“SOC 工作原理”部分)。
每个 ADC 具有以下特性:
并非每个通道都可以从所有 ADC 输出引脚。请参阅Topic Link Label6以确定可用的通道。
ADC 内核和 ADC 包装器的方框图如图 7-41 所示。