ZHCSGY3G January 2017 – January 2023 TMS320F280040-Q1 , TMS320F280040C-Q1 , TMS320F280041 , TMS320F280041-Q1 , TMS320F280041C , TMS320F280041C-Q1 , TMS320F280045 , TMS320F280048-Q1 , TMS320F280048C-Q1 , TMS320F280049 , TMS320F280049-Q1 , TMS320F280049C , TMS320F280049C-Q1
PRODUCTION DATA
参数 | 测试条件 | 最小值 | 典型值 | 最大值 | 单位 |
---|---|---|---|---|---|
ADCCLK(源自 PERx.SYSCLK) | 5 | 50 | MHz | ||
采样率 | 100MHz SYSCLK | 3.45 | MSPS | ||
采样窗口持续时间(由 ACQPS 和 PERx.SYSCLK 设置)(1) | 具有 50Ω 或更小的 Rs | 75 | ns | ||
VREFHI | 外部基准 | 2.4 | 2.5 或 3.0 | VDDA | V |
VREFHI(2) | 内部基准电压 = 3.3V 范围 | 1.65 | V | ||
内部基准电压 = 2.5V 范围 | 2.5 | V | |||
VREFLO | VSSA | VSSA | VSSA | V | |
VREFHI - VREFLO | 外部基准 | 2.4 | VDDA | V | |
转换范围 | 内部基准电压 = 3.3V 范围 | 0 | 3.3 | V | |
内部基准电压 = 2.5V 范围 | 0 | 2.5 | V | ||
外部基准 | VREFLO | VREFHI | V |
工作过程中,ADC 输入应保持低于 VDDA + 0.3V。如果 ADC 输入超过此电平,器件内部的 VREF 可能会受到干扰,这可能会影响使用相同 VREF 的其他 ADC 或 DAC 输入的结果。
VREFHI 引脚必须保持低于 VDDA + 0.3V,以确保正常工作。如果 VREFHI 引脚超过此电平,可能会激活阻塞电路,并且 VREFHI 的内部值可能会在内部浮动至 0V,从而导致 ADC 转换或 DAC 输出不正确。