ZHCSGY3G January 2017 – January 2023 TMS320F280040-Q1 , TMS320F280040C-Q1 , TMS320F280041 , TMS320F280041-Q1 , TMS320F280041C , TMS320F280041C-Q1 , TMS320F280045 , TMS320F280048-Q1 , TMS320F280048C-Q1 , TMS320F280049 , TMS320F280049-Q1 , TMS320F280049C , TMS320F280049C-Q1
PRODUCTION DATA
参数 | 测试条件 | 最小值 | 典型值 | 最大值 | 单位 |
---|---|---|---|---|---|
通用 | |||||
ADCCLK 转换周期 | 100MHz SYSCLK | 10.1 | 11 | ADCCLK | |
上电时间 | 外部基准模式 | 500 | µs | ||
内部基准模式 | 5000 | µs | |||
在 2.5V 和 3.3V 范围之间切换时采用内部基准模式。 | 5000 | µs | |||
VREFHI 输入电流(1) | 130 | µA | |||
内部基准电容值(2) | 2.2 | µF | |||
外部基准电容值(2) | 2.2 | µF | |||
直流特性 | |||||
增益误差 | 内部基准电压 | –45 | 45 | LSB | |
外部基准 | -5 | ±3 | 5 | ||
偏移量误差 | –5 | ±2 | 5 | LSB | |
通道间增益误差 | ±2 | LSB | |||
通道间偏移量误差 | ±2 | LSB | |||
ADC 间增益误差 | 所有 ADC 的 VREFHI 和 VREFLO 都相同 | ±4 | LSB | ||
ADC 间偏移量误差 | 所有 ADC 的 VREFHI 和 VREFLO 都相同 | ±2 | LSB | ||
DNL 误差 | >–1 | ±0.5 | 1 | LSB | |
INL 误差 | -2 | ±1.0 | 2 | LSB | |
ADC 间隔离 | VREFHI = 2.5V,同步 ADC | -1 | 1 | LSB | |
VREFHI = 2.5V,异步 ADC | 不支持 | ||||
交流特性 | |||||
SNR(3) | VREFHI = 2.5V,fin = 100kHz,SYSCLK 源自 X1 | 68.8 | dB | ||
VREFHI = 2.5V,fin = 100kHz,SYSCLK 源自 INTOSC | 60.1 | ||||
VREFHI = 2.5V,fin = 100kHz,SYSCLK 源自 X1,VDD 由内部直流/直流稳压器供电(4) | 67.5 | ||||
THD(3) | VREFHI = 2.5V,fin = 100kHz | -80.6 | dB | ||
SFDR(3) | VREFHI = 2.5V,fin = 100kHz | 79.2 | dB | ||
SINAD(3) | VREFHI = 2.5V,fin = 100kHz,SYSCLK 源自 X1 | 68.5 | dB | ||
VREFHI = 2.5V,fin = 100kHz,SYSCLK 源自 INTOSC | 60.0 | ||||
ENOB(3) | VREFHI = 2.5V,fin = 100kHz,SYSCLK 源自 X1,单个 ADC | 11.0 | 位 | ||
VREFHI = 2.5V,fin = 100kHz,SYSCLK 源自 X1,同步 ADC | 11.0 | ||||
VREFHI = 2.5V,fin = 100kHz,SYSCLK 源自 X1,异步 ADC | 不支持 | ||||
PSRR | VDD = 1.2V 直流 + 100mV 直流至正弦(1kHz 时) | 60 | dB | ||
VDD = 1.2V 直流 + 100mV 直流至正弦(300kHz 时) | 57 | ||||
VDDA = 3.3V 直流 + 200mV 直流至正弦(1kHz 时) | 60 | ||||
VDDA = 3.3V 直流 + 200mV 正弦(900kHz 时) | 57 |