ZHCSGY3G January 2017 – January 2023 TMS320F280040-Q1 , TMS320F280040C-Q1 , TMS320F280041 , TMS320F280041-Q1 , TMS320F280041C , TMS320F280041C-Q1 , TMS320F280045 , TMS320F280048-Q1 , TMS320F280048C-Q1 , TMS320F280049 , TMS320F280049-Q1 , TMS320F280049C , TMS320F280049C-Q1
PRODUCTION DATA
在为器件供电之前,不得对任何数字引脚施加比 VDDIO 高 0.3V 以上的电压或比 VSS 低 0.3V 以上的电压,也不得对任何模拟引脚(包括 VREFHI)施加比 VDDA 高 0.3V 以上的电压或比 VSSA 低 0.3V 以上的电压。简单地说,只应在 XRSn 变为高电平后驱动信号引脚,且前提是所有 3.3V 电源轨连接在一起。即使 VDDIO 和 VDDA 未连接在一起,仍需要进行此时序控制。
如果违反上述序列,则可能会发生器件故障,甚至可能造成损坏,因为电流将流经器件中的意外寄生路径。