ZHCSGY3G January 2017 – January 2023 TMS320F280040-Q1 , TMS320F280040C-Q1 , TMS320F280041 , TMS320F280041-Q1 , TMS320F280041C , TMS320F280041C-Q1 , TMS320F280045 , TMS320F280048-Q1 , TMS320F280048C-Q1 , TMS320F280049 , TMS320F280049-Q1 , TMS320F280049C , TMS320F280049C-Q1
PRODUCTION DATA
强烈建议将所有 3.3V 电源轨连接在一起并由单个电源供电。该列表包括:
此外,任何电源引脚都不应悬空。
在内部 VREG 模式下,将 VDD 引脚连接在一起是可选操作,只要每个 VDD 引脚上都有一个电容器即可。请参阅 Topic Link Label7.9.1.3.1.2,了解 VDD 去耦配置。
器件上的模拟模块具有相当高的 PSRR;因此,在大多数情况下,VDDA 上的噪声必须超过电源轨的建议工作条件之后,模拟模块才会出现性能下降。因此,单独为 VDDA 供电带来的好处通常微乎其微。然而,为了改善噪声,一种可接受的做法是在 VDDIO 和 VDDA 之间放置一个 π 型滤波器。