ZHCSGY3G January 2017 – January 2023 TMS320F280040-Q1 , TMS320F280040C-Q1 , TMS320F280041 , TMS320F280041-Q1 , TMS320F280041C , TMS320F280041C-Q1 , TMS320F280045 , TMS320F280048-Q1 , TMS320F280048C-Q1 , TMS320F280049 , TMS320F280049-Q1 , TMS320F280049C , TMS320F280049C-Q1
PRODUCTION DATA
对于不需要使用器件所有功能的应用,表 6-10 列出了对任何未使用引脚的可接受条件。当表 6-10 中列出了多个选项时,任何选项都可接受。表 6-10 中未列的引脚需按照Topic Link Label6中所述进行连接。
信号名称 | 可接受的做法 |
---|---|
模拟 | |
带有 DACx_OUT 的模拟输入引脚 |
|
带 PGAx_OUTF 的模拟输入引脚 |
|
模拟输入引脚(DACx_OUT 和 PGAx_OUTF 除外) |
|
PGAx_GND | 绑定到 VSSA |
VREFHIx | 连接至 VDDA(仅在应用中未使用 ADC 或 DAC 时适用) |
VREFLOx | 绑定到 VSSA |
数字 | |
FLT1(闪存测试引脚 1) |
|
FLT2(闪存测试引脚 2) |
|
GPIOx |
|
GPIO35/TDI | 选择 TDI 多路复用器选项(默认)时,GPIO 处于输入模式。
|
GPIO37/TDO | 当 TDO 复用选项被选中时(默认),GPIO 只在 JTAG 活动期间处于输出模式;否则,它处于三态条件。必须对该引脚进行偏置,以避免在输入缓冲器上产生额外电流。
|
TCK |
|
TMS | 上拉电阻器 |
VREGENZ | 如果未使用内部稳压器,则连接到 VDDIO |
X1 | 绑定到 VSS |
X2 | 无连接 |
电源和接地 | |
VDD | 所有 VDD 引脚必须按照Topic Link Label6.3所述进行连接。 |
VDDA | 如果未使用专用模拟电源,则连接到 VDDIO。 |
VDDIO | 所有 VDDIO 引脚必须按照Topic Link Label6.3所述进行连接。 |
VDDIO_SW | 始终连接到 VDDIO。 |
VSS | 所有 VSS 引脚必须连接到电路板接地。 |
VSS_SW | 始终连接到 VSS。 |
VSSA | 如果未使用模拟接地,则连接到 VSS。 |