ZHCSGY3G January 2017 – January 2023 TMS320F280040-Q1 , TMS320F280040C-Q1 , TMS320F280041 , TMS320F280041-Q1 , TMS320F280041C , TMS320F280041C-Q1 , TMS320F280045 , TMS320F280048-Q1 , TMS320F280048C-Q1 , TMS320F280049 , TMS320F280049-Q1 , TMS320F280049C , TMS320F280049C-Q1
PRODUCTION DATA
最小值 | 最大值 | 单位 | ||
---|---|---|---|---|
模式 0 | ||||
tc(SDC)M0 | 周期时间,SDx_Cy | 5 个 SYSCLK 周期 | 256 个 SYSCLK 周期 | ns |
tw(SDCHL)M0 | 脉冲持续时间,SDx_Cy 高电平/低电平 | 2 个 SYSCLK 周期 | 3 个 SYSCLK 周期 | ns |
tsu(SDDV-SDCH)M0 | SDx_Cy 变为高电平之前 SDx_Dy 有效的设置时间 | 2 个 SYSCLK 周期 | ns | |
th(SDCH-SDD)M0 | SDx_Cy 变为高电平之后 SDx_Dy 等待的保持时间 | 2 个 SYSCLK 周期 | ns | |
模式 1 | ||||
tc(SDC)M1 | 周期时间,SDx_Cy | 10 个 SYSCLK 周期 | 256 个 SYSCLK 周期 | ns |
tw(SDCHL)M1 | 脉冲持续时间,SDx_Cy 高电平/低电平 | 2 个 SYSCLK 周期 | 8 个 SYSCLK 周期 | ns |
tsu(SDDV-SDCL)M1 | SDx_Cy 变为低电平之前 SDx_Dy 有效的设置时间 | 2 个 SYSCLK 周期 | ns | |
tsu(SDDV-SDCH)M1 | SDx_Cy 变为高电平之前 SDx_Dy 有效的设置时间 | 2 个 SYSCLK 周期 | ns | |
th(SDCL-SDD)M1 | SDx_Cy 变为低电平之后 SDx_Dy 等待的保持时间 | 2 个 SYSCLK 周期 | ns | |
th(SDCH-SDD)M1 | SDx_Cy 变为高电平之后 SDx_Dy 等待的保持时间 | 2 个 SYSCLK 周期 | ns | |
模式 2 | ||||
tc(SDD)M2 | 周期时间,SDx_Dy | 选项不可用 | ||
tw(SDDH)M2 | 脉冲持续时间,SDx_Dy 高电平 | |||
模式 3 | ||||
tc(SDC)M3 | 周期时间,SDx_Cy | 5 个 SYSCLK 周期 | 256 个 SYSCLK 周期 | ns |
tw(SDCHL)M3 | 脉冲持续时间,SDx_Cy 高电平/低电平 | 2 个 SYSCLK 周期 | 3 个 SYSCLK 周期 | ns |
tsu(SDDV-SDCH)M3 | SDx_Cy 变为高电平之前 SDx_Dy 有效的设置时间 | 2 个 SYSCLK 周期 | ns | |
th(SDCH-SDD)M3 | SDx_Cy 变为高电平之后 SDx_Dy 等待的保持时间 | 2 个 SYSCLK 周期 | ns |
SDFM 同步 GPIO (SYNC) 选项可以防止 SDFM 模块因 SDx_Cy 引脚上偶尔随机产生的噪声干扰而损坏,这些噪声干扰可能导致错误的比较器跳闸和滤波器输出。
SDFM 同步 GPIO (SYNC) 模式对持续违反上述时序要求的情况不提供保护。时序违规将损坏与违反要求的数据位数成正比的数据。