ZHCSA13P November 2008 – February 2021 TMS320F28020 , TMS320F280200 , TMS320F28021 , TMS320F28022 , TMS320F28023 , TMS320F28023-Q1 , TMS320F28026 , TMS320F28026-Q1 , TMS320F28026F , TMS320F28027 , TMS320F28027-Q1 , TMS320F28027F , TMS320F28027F-Q1
PRODUCTION DATA
此器件可由两个内部零引脚振荡器、一个外部振荡器或者一个连接至片上振荡器电路(只适用于 48 引脚器件)的晶体中的任一个计时。一个提供的 PLL 支持高达 12 个输入时钟缩放比。PLL 比率可用软件中在器件运行时更改,这使得用户在需要低功耗运行时能够按比例降低运行频率。请参阅Topic Link Label8,电气规格,了解时序详细信息。PLL 块可被设定为旁路模式。