ZHCSA13P November 2008 – February 2021 TMS320F28020 , TMS320F280200 , TMS320F28021 , TMS320F28022 , TMS320F28023 , TMS320F28023-Q1 , TMS320F28026 , TMS320F28026-Q1 , TMS320F28026F , TMS320F28027 , TMS320F28027-Q1 , TMS320F28027F , TMS320F28027F-Q1
PRODUCTION DATA
Topic Link Label7.2.1对这些信号进行了说明。除 JTAG 引脚以外,除非另有说明,否则 GPIO 功能是复位时的默认功能。它们下面列出的外设信号是供替换的功能。有些外设功能并不在所有器件上提供。有关详细信息,请参阅Table 6-1。输入不可承受 5V 电压。所有 GPIO 引脚为 I/O/Z 且有一个内部上拉电阻,在每个引脚上可选择性启用/禁用此电阻。这一特性只适用于 GPIO 引脚。复位时不启用 PWM 引脚上的上拉电阻。复位后启用其他 GPIO 引脚上的上拉电阻。AIO 引脚没有内部上拉电阻。
使用片上 VREG 时,GPIO19、GPIO34、GPIO35、GPIO36、GPIO37 和 GPIO38 引脚在上电期间可能有毛刺。这种潜在的毛刺将在读取引导模式引脚之前结束,不会影响引导行为。如果应用不能接受毛刺,可从外部提供 1.8V 电源。或者添加一个与这些引脚串联的限流电阻(例如 470Ω),可考虑使用外部驱动器限制降级到引脚和/或外部电路的可能性。当使用外部 1.8V 电源时,无需电源时序。然而,如果 I/O 引脚的电平转换输出缓冲器中的 3.3V 晶体管在 1.8V 晶体管之前上电,输出缓冲器有可能打开,这会导致上电期间引脚上出现毛刺。为了避免这种情况,VDD 引脚应早于 VDDIO 引脚或与之同时上电,确保 VDD 引脚在 VDDIO 引脚达到 0.7V 之前达到 0.7V。