ZHCS864Q April 2009 – January 2024 TMS320F28030 , TMS320F28030-Q1 , TMS320F28031 , TMS320F28031-Q1 , TMS320F28032 , TMS320F28032-Q1 , TMS320F28033 , TMS320F28033-Q1 , TMS320F28034 , TMS320F28034-Q1 , TMS320F28035 , TMS320F28035-Q1
PRODUCTION DATA
此器件可由两个内部零引脚振荡器、一个外部振荡器或者一个连接至片上振荡器电路的晶体中的任一个计时。一个提供的 PLL 支持高达 12 个输入时钟缩放比。PLL 比率可用软件中在器件运行时更改,这使得用户在需要低功耗运行时能够按比例降低运行频率。请参阅节 6,电气规格,了解时序详细信息。PLL 块可被设定为旁路模式。