ZHCSE98K October 2014 – February 2024 TMS320F28075 , TMS320F28075-Q1 , TMS320F28076
PRODUCTION DATA
请参考 PDF 数据表获取器件具体的封装图。
编号 | 最小值 | 最大值 | 单位 | ||
---|---|---|---|---|---|
时钟 | |||||
tc(CLKG) | 周期时间,CLKG(1) | 2*tc(LSPCLK) | ns | ||
P | 周期时间,LSPCLK(1) | tc(LSPCLK) | ns | ||
M33、M42、M52、M61 | tc(CKX) | 周期时间,CLKX | 2P | ns | |
CLKSTP=10b,CLKXP=0 | |||||
M30 | tsu(DRV-CKXL) | 在 CLKX 低电平之前,DR 有效的建立时间 | 30 | ns | |
M31 | th(CKXL-DRV) | 在 CLKX 低电平之后,DR 有效的保持时间 | 1 | ns | |
CLKSTP=11b,CLKXP=0 | |||||
M39 | tsu(DRV-CKXH) | 建立时间,CLKX 高电平前,DR 有效的建立时间 | 30 | ns | |
M40 | th(CKXH-DRV) | CLKX 高电平后,DR 有效的保持时间 | 1 | ns | |
CLKSTP=10b,CLKXP=1 | |||||
M49 | tsu(DRV-CKXH) | 建立时间,CLKX 高电平前,DR 有效的建立时间 | 30 | ns | |
M50 | th(CKXH-DRV) | CLKX 高电平后,DR 有效的保持时间 | 1 | ns | |
CLKSTP=11b,CLKXP=1 | |||||
M58 | tsu(DRV-CKXL) | 在 CLKX 低电平之前,DR 有效的建立时间 | 30 | ns | |
M59 | th(CKXL-DRV) | 在 CLKX 低电平之后,DR 有效的保持时间 | 1 | ns |