ZHCSE98K October 2014 – February 2024 TMS320F28075 , TMS320F28075-Q1 , TMS320F28076
PRODUCTION DATA
请参考 PDF 数据表获取器件具体的封装图。
缓冲 DAC 模块由内部 12 位 DAC 和能够驱动外部负载的模拟输出缓冲器组成。DAC 输出上的集成下拉电阻器有助于在输出缓冲器被禁用时提供已知的引脚电压。该下拉电阻无法被禁用,并且仍然作为引脚上的无源元件,即使对于其他共享引脚复用功能也是如此。软件写入 DAC 值寄存器可以立即生效,也可以与 EPWMSYNCPER 事件同步。
每个缓冲 DAC 具有以下特性:
图 6-44 显示了缓冲 DAC 的方框图。