ZHCS889Q June 2007 – August 2022 TMS320F28232 , TMS320F28232-Q1 , TMS320F28234 , TMS320F28234-Q1 , TMS320F28235 , TMS320F28235-Q1 , TMS320F28332 , TMS320F28333 , TMS320F28334 , TMS320F28335 , TMS320F28335-Q1
PRODUCTION DATA
请参考 PDF 数据表获取器件具体的封装图。
表 6-1对这些信号进行了说明。GPIO 功能(用斜体显示)在复位时为缺省值。在它们下面列出的外设信号是供替换的功能。有些外设功能并非在所有器件上都可用。详细信息请见表 5-1和表 5-2。输入不是 5V 耐压。所有能够产生 XINTF 输出功能的引脚有 8mA(典型)的驱动强度。即使引脚没有配置 XINTF 功能,也有此驱动能力。所有其他引脚有一个 4mA 驱动力的驱动典型值(除另有注明外)。所有 GPIO 引脚为 I/O/Z 且有一个内部上拉电阻器,此内部上拉电阻器可在每个引脚上有选择性的启用/禁用。这一特性只适用于 GPIO 引脚。GPIO0-GPIO11 引脚上的上拉电阻器在复位时并不启用。GPIO12-GPIO87 引脚上的上拉电阻器复位时被启用。
名称 | 引脚编号 | 说明(1) | ||
---|---|---|---|---|
PGF、 PTP 引脚编号 | ZHH、 ZAY 焊球编号 | ZJZ 焊球编号 | ||
JTAG | ||||
TRST | 78 | M10 | L11 | 带有内部下拉电阻的 JTAG 测试复位。当被驱动至高电平时,TRST使扫描系统获得器件运行的控制权。如果此信号未连接或驱动至低电平,则器件将在功能模式下运行,测试复位信号将被忽略。 注意:TRST是一个高电平有效测试引脚并且必须在正常器件运行期间一直保持低电平。在这个引脚上需要一个外部下拉电阻器。此电阻器的阻值应该基于适用于该设计的调试器 Pod 的驱动强度。 通常情况下,一个 2.2kΩ 电阻器可提供足够的保护。由于这是特定于应用的,TI 建议针对调试器和应用的适当运行对每个目标板进行验证。(I,↓) |
TCK | 87 | N12 | M14 | 带有内部上拉电阻 (I,↑) 的 JTAG 测试时钟 |
TMS | 79 | P10 | M12 | 带有内部上拉电阻器的 JTAG 测试模式选择 (TMS)。此串行控制输入在 TCK 上升沿上的 TAP 控制器中计时。(I,↑) |
TDI | 76 | M9 | N12 | 带有内部上拉电阻器的 JTAG 测试数据输入 (TDI)。TDI 在 TCK 上升沿上的所选寄存器(指令或数据)中计时。(I, ↑) |
TDO | 77 | K9 | N13 | JTAG 扫描输出,测试数据输出 (TDO)。所选寄存器(指令或者数据)的内容被从 TCK 下降沿上的 TDO 移出。 (O/Z 8mA 驱动) |
EMU0 | 85 | L11 | N7 | 仿真器引脚 0。当 TRST 被驱动为高电平时,此引脚用作一个对 JTAG 调试探针系统的中断或来自该系统的中断并在 JTAG 扫描过程中被定义为输入/输出。这个引脚也被用于将器件置于边界扫面模式中。在 EMU0 引脚处于逻辑高电平状态并且 EMU1 引脚处于逻辑低电平状态时,TRST引脚的上升沿将把器件锁存在边界扫面模式。(I/O/Z,8mA 驱动 ↑) 注意:在这个引脚上需要一个外部上拉电阻器。这个电阻器的值应该基于适用于这个设计的调试器推进源代码的驱动强度。通常一个 2.2kΩ 至 4.7kΩ 的电阻器已可以满足要求。由于这是特定于应用的,TI 建议针对调试器和应用的适当运行对每个目标板进行验证。 |
EMU1 | 86 | P12 | P8 | 仿真器引脚 1。当 TRST 被驱动为高电平时,此引脚用作一个对 JTAG 调试探针系统的中断或来自该系统的中断并在 JTAG 扫描过程中被定义为输入/输出。这个引脚也被用于将器件置于边界扫面模式中。在 EMU0 引脚处于逻辑高电平状态并且 EMU1 引脚处于逻辑低电平状态时,TRST引脚的上升沿将把器件锁存在边界扫面模式。(I/O/Z,8mA 驱动 ↑) 注意:在这个引脚上需要一个外部上拉电阻器。这个电阻器的值应该基于适用于这个设计的调试器推进源代码的驱动强度。通常一个 2.2kΩ 至 4.7kΩ 的电阻器已可以满足要求。由于这是特定于应用的,TI 建议针对调试器和应用的适当运行对每个目标板进行验证。 |
闪存 | ||||
VDD3VFL | 84 | M11 | L9 | 3.3V 闪存内核电源引脚。这个引脚应该一直被连接至 3.3V。 |
TEST1 | 81 | K10 | M7 | 测试引脚。为 TI 保留。必须保持未连接状态。(I/O) |
TEST2 | 82 | P11 | L7 | 测试引脚。为 TI 保留。必须保持未连接状态。(I/O) |
时钟 | ||||
XCLKOUT | 138 | C11 | A10 | 源自 SYSCLKOUT 的输出时钟。XCLKOUT 频率或者与 SYSCLKOUT 的频率相同, 或者是后者的一半或四分之一。这是由位 18:16 (XTIMCLK) 和在 XINTCNF2 寄存器中的位 2 (CLKMODE) 控制的。复位时,XCLKOUT = SYSCLKOUT/4。通过将 XINTCNF2[CLKOFF] 设定为 1,可关闭 XCLKOUT 信号。与其它 GPIO 引脚不同,复位时,不将 XCLKOUT 引脚置于一个高阻抗状态。(O/Z,8mA 驱动)。 |
XCLKIN | 105 | J14 | G13 | 外部振荡器输入。这个引脚被用于从一个外部 3.3V 振荡器馈入一个时钟。在这种情况下,X1 引脚必须连接到 GND。如果使用到了晶振/谐振器(或 1.9V 外部振荡器被用来把时钟馈入 X1 引脚),此引脚必须连接到 GND。(I) |
X1 | 104 | J13 | G14 | 内部/外部振荡器输入。为了使用这个内部振荡器,一个石英晶振或者一个陶瓷电容器必须被连接在 X1 和 X2。X1 引脚以 1.9V/1.8V 内核数字电源为基准。可在 X1 引脚上连接一个 1.9V/1.8V 外部振荡器。在这种情况下,XCLKIN 引脚必须接地。如果一个 3.3V 外部振荡器与 XCLKIN 引脚一起使用的话,X1 必须接至 GND。(I) |
X2 | 102 | J11 | H14 | 内部振荡器输出。一个石英晶振或者一个陶瓷电容器必须被连接在 X1 和 X2。如果 X2 未使用,必须使其保持未连接状态。(O) |
复位 | ||||
XRS | 80 | L10 | M13 | 器件复位(输入)和看门狗复位(输出)。 器件复位。XRS导致器件终止执行。PC 将指向包含在位置 0x3FFFC0 中的地址。当XRS被置为高电平时,在 PC 指向的位置开始执行。当看门狗复位时,此引脚由 MCU 驱动为低电平。看门狗复位期间,在 512 个 OSCCLK 周期的看门狗复位持续时间内,XRS引脚被驱动为低电平。(I/OD,↑) 此引脚的输出缓冲器是一个带有内部上拉电阻器的开漏。如果此引脚由外部器件驱动,则应该使用开漏器件。 可在该引脚上使用一个外部 R-C 电路,并注意仍要满足断电期间的时序要求。 |
ADC 信号 | ||||
ADCINA7 | 35 | K4 | K1 | ADC 组 A,通道 7 输入 (I) |
ADCINA6 | 36 | J5 | K2 | ADC 组 A,通道 6 输入 (I) |
ADCINA5 | 37 | L1 | L1 | ADC 组 A,通道 5 输入 (I) |
ADCINA4 | 38 | L2 | L2 | ADC 组 A,通道 4 输入 (I) |
ADCINA3 | 39 | L3 | L3 | ADC 组 A,通道 3 输入 (I) |
ADCINA2 | 40 | M1 | M1 | ADC 组 A,通道 2 输入 (I) |
ADCINA1 | 41 | N1 | M2 | ADC 组 A,通道 1 输入 (I) |
ADCINA0 | 42 | M3 | M3 | ADC 组 A,通道 0 输入 (I) |
ADCINB7 | 53 | K5 | N6 | ADC 组 B,通道 7 输入 (I) |
ADCINB6 | 52 | P4 | M6 | ADC 组 B,通道 6 输入 (I) |
ADCINB5 | 51 | N4 | N5 | ADC 组 B,通道 5 输入 (I) |
ADCINB4 | 50 | M4 | M5 | ADC 组 B,通道 4 输入 (I) |
ADCINB3 | 49 | L4 | N4 | ADC 组 B,通道 3 输入 (I) |
ADCINB2 | 48 | P3 | M4 | ADC 组 B,通道 2 输入 (I) |
ADCINB1 | 47 | N3 | N3 | ADC 组 B,通道 1 输入 (I) |
ADCINB0 | 46 | P2 | P3 | ADC 组 B,通道 0 输入 (I) |
ADCLO | 43 | M2 | N2 | 低基准(连接至模拟接地)(I) |
ADCRESEXT | 57 | M5 | P6 | ADC 外部电流偏置电阻器。将一个 22kΩ 电阻器接至模拟接地。 |
ADCREFIN | 54 | L5 | P7 | 外部基准输入 (I) |
ADCREFP | 56 | P5 | P5 | 内部基准正输出。要求将一个低等效串联电阻 (ESR)(低于 1.5Ω)的 2.2μF 陶瓷旁路电容器接至模拟接地。(O) 注意:可以使用 ADC 时钟速率来从系统中使用的电容器数据表中得出 ESR 规格。 |
ADCREFM | 55 | N5 | P4 | 内部基准中输出。要求将一个低等效串联电阻 (ESR)(低于 1.5Ω)的 2.2μF 陶瓷旁路电容器接至模拟接地。(O) 注意:可以使用 ADC 时钟速率来从系统中使用的电容器数据表中得出 ESR 规格。 |
CPU 和 I/O 电源引脚 | ||||
VDDA2 | 34 | K2 | K4 | ADC 模拟电源引脚 |
VSSA2 | 33 | K3 | P1 | ADC 模拟接地引脚 |
VDDAIO | 45 | N2 | L5 | ADC 模拟 I/O 电源引脚 |
VSSAIO | 44 | P1 | N1 | ADC 模拟 I/O 接地引脚 |
VDD1A18 | 31 | J4 | K3 | ADC 模拟电源引脚 |
VSS1AGND | 32 | K1 | L4 | ADC 模拟接地引脚 |
VDD2A18 | 59 | M6 | L6 | ADC 模拟电源引脚 |
VSS2AGND | 58 | K6 | P2 | ADC 模拟接地引脚 |
VDD | 4 | B1 | D4 | CPU 和逻辑数字电源引脚 |
VDD | 15 | B5 | D5 | |
VDD | 23 | B11 | D8 | |
VDD | 29 | C8 | D9 | |
VDD | 61 | D13 | E11 | |
VDD | 101 | E9 | F4 | |
VDD | 109 | F3 | F11 | |
VDD | 117 | F13 | H4 | |
VDD | 126 | H1 | J4 | |
VDD | 139 | H12 | J11 | |
VDD | 146 | J2 | K11 | |
VDD | 154 | K14 | L8 | |
VDD | 167 | N6 | ||
VDDIO | 9 | A4 | A13 | 数字 I/O 电源引脚 |
VDDIO | 71 | B10 | B1 | |
VDDIO | 93 | E7 | D7 | |
VDDIO | 107 | E12 | D11 | |
VDDIO | 121 | F5 | E4 | |
VDDIO | 143 | L8 | G4 | |
VDDIO | 159 | H11 | G11 | |
VDDIO | 170 | N14 | L10 | |
VDDIO | N14 | |||
VSS | 3 | A5 | A1 | 数字接地引脚 |
VSS | 8 | A10 | A2 | |
VSS | 14 | A11 | A14 | |
VSS | 22 | B4 | B14 | |
VSS | 30 | C3 | F6 | |
VSS | 60 | C7 | F7 | |
VSS | 70 | C9 | F8 | |
VSS | 83 | D1 | F9 | |
VSS | 92 | D6 | G6 | |
VSS | 103 | D14 | G7 | |
VSS | 106 | E8 | G8 | |
VSS | 108 | E14 | G9 | |
VSS | 118 | F4 | H6 | |
VSS | 120 | F12 | H7 | |
VSS | 125 | G1 | H8 | |
VSS | 140 | H10 | H9 | |
VSS | 144 | H13 | J6 | |
VSS | 147 | J3 | J7 | |
VSS | 155 | J10 | J8 | |
VSS | 160 | J12 | J9 | |
VSS | 166 | M12 | P13 | |
VSS | 171 | N10 | P14 | |
VSS | N11 | |||
VSS | P6 | |||
VSS | P8 | |||
GPIO 和外设信号 | ||||
GPIO0 EPWM1A - - | 5 | C1 | D1 | 通用输入/输出 0 (I/O/Z) 增强型 PWM1 输出 A 和 HRPWM 通道 (O) - - |
GPIO1 EPWM1B ECAP6 MFSRB | 6 | D3 | D2 | 通用输入/输出 1 (I/O/Z) 增强型 PWM1 输出 B (O) 增强型捕捉 6 输入/输出 (I/O) McBSP-B 接收帧同步 (I/O) |
GPIO2 EPWM2A - - | 7 | D2 | D3 | 通用输入/输出 2 (I/O/Z) 增强型 PWM2 输出 A 和 HRPWM 通道 (O) - - |
GPIO3 EPWM2B ECAP5 MCLKRB | 10 | E4 | E1 | 通用输入/输出 3 (I/O/Z) 增强型 PWM2 输出 B (O) 增强型捕捉 5 输入/输出 (I/O) McBSP-B 接收时钟 (I/O) |
GPIO4 EPWM3A - - | 11 | E2 | E2 | 通用输入/输出 4 (I/O/Z) 增强型 PWM3 输出 A 和 HRPWM 通道 (O) - - |
GPIO5 EPWM3B MFSRA ECAP1 | 12 | E3 | E3 | 通用输入/输出 5 (I/O/Z) 增强型 PWM3 输出 B (O) McBSP-B 接收帧同步 (I/O) 增强型捕捉输入/输出 1 (I/O) |
GPIO6 EPWM4A EPWMSYNCI EPWMSYNCO | 13 | E1 | F1 | 通用输入/输出 6 (I/O/Z) 增强型 PWM4 输出 A 和 HRPWM 通道 (O) 外部 ePWM 同步脉冲输入 (I) 外部 ePWM 同步脉冲输出 (O) |
GPIO7 EPWM4B MCLKRA ECAP2 | 16 | F2 | F2 | 通用输入/输出 7 (I/O/Z) 增强型 PWM4 输出 B (O) McBSP-A 接收时钟 (I/O) 增强型捕捉输入/输出 2 (I/O) |
GPIO8 EPWM5A CANTXB ADCSOCAO | 17 | F1 | F3 | 通用输入/输出 8 (I/O/Z) 增强型 PWM5 输出 A 和 HRPWM 通道 (O) 增强型 CAN-B 发送 (O) ADC 转换启动 A (O) |
GPIO9 EPWM5B SCITXDB ECAP3 | 18 | G5 | G1 | 通用输入/输出 9 (I/O/Z) 增强型 PWM5 输出 B (O) SCI-B 传输数据 (O) 增强型捕捉输入/输出 3 (I/O) |
GPIO10 EPWM6A CANRXB ADCSOCBO | 19 | G4 | G2 | 通用输入/输出 10 (I/O/Z) 增强型 PWM6 输出 A 和 HRPWM 通道 (O) 增强型 CAN-B 接收 (I) ADC 转换启动 B (O) |
GPIO11 EPWM6B SCIRXDB ECAP4 | 20 | G2 | G3 | 通用输入/输出 11 (I/O/Z) 增强型 PWM6 输出 B (O) SCI-B 接收数据 (I/O) 增强型捕捉输入/输出 4 (I/O) |
GPIO12 TZ1 CANTXB MDXB | 21 | G3 | H1 | 通用输入/输出 12 (I/O/Z) 跳闸区输入 1 (I) 增强型 CAN-B 发送 (O) McBSP-B 发送串行数据 (O) |
GPIO13 TZ2 CANRXB MDRB | 24 | H3 | H2 | 通用输入/输出 13 (I/O/Z) 跳闸区输入 2 (I) 增强型 CAN-B 接收 (I) McBSP-B 接收串行数据 (I) |
GPIO14 | 25 | H2 | H3 | 通用输入/输出 14 (I/O/Z) |
TZ3/ XHOLD | 触发区输入 3 / 外部保持请求XHOLD,(低电平)有效时,请求外部接口 (XINTF) 释放外部总线并将所有总线和选通置于高阻抗状态。为了防止在 TZ3 信号变为有效时发生这种情况,请通过写入 XINTCNF2[HOLD] = 1 来禁用此功能。如果没有这样做,XINTF 总线将在TZ3变为低电平后的随时进入高阻抗状态。在 ePWM 侧,TZn信号在默认情况下被忽略,除非它们由代码启用。当任一当前的访问完成并且在 XINIF 上没有等待的访问时,XINIF 将释放总线。(I) | |||
SCITXDB | SCI-B 发送 (O) | |||
MCLKXB | McBSP-B 发送时钟 (I/O) | |||
GPIO15 | 26 | H4 | J1 | 通用输入/输出 15 (I/O/Z) |
TZ4/ XHOLDA | 触发区输入 4 / 外部保持确认。此选项的引脚功能是基于在 GPADIR 寄存器中的所选方向。如果此引脚被配置为输入,则TZ4功能就会被选择。如果此引脚被配置为输出,则XHOLDA功能就会被选择。当 XININ 已经准予一个XHOLD请求时,XHOLDA被驱动至有效(低电平)。所有 XINIF 总线和选通脉冲将处于高阻抗状态。当XHOLD信号被释放时,XHOLDA被释放。当XHOLDA为有效(低电平)时,外部器件应该只驱动外部总线。(I/O) | |||
SCIRXDB | SCI-B 接收 (I) | |||
MFSXB | McBSP-B 发送帧同步 (I/O) | |||
GPIO16 SPISIMOA CANTXB TZ5 | 27 | H5 | J2 | 通用输入/输出 16 (I/O/Z) SPI 从器件输入,主器件输出 (I/O) 增强型 CAN-B 发送 (O) 跳闸区输入 5 (I) |
GPIO17 SPISOMIA CANRXB TZ6 | 28 | J1 | J3 | 通用输入/输出 17 (I/O/Z) SPI-A 从器件输出,主器件输入 (I/O) 增强型 CAN-B 接收 (I) 跳闸区输入 6 (I) |
GPIO18 SPICLKA SCITXDB CANRXA | 62 | L6 | N8 | 通用输入/输出 18 (I/O/Z) SPI-A 时钟输入/输出 (I/O) SCI-B 发送 (O) 增强型 CAN-A 接收 (I) |
GPIO19 SPISTEA SCIRXDB CANTXA | 63 | K7 | M8 | 通用输入/输出 19 (I/O/Z) SPI-A 从器件发送使能输入/输出 (I/O) SCI-B 接收 (I) 增强型 CAN-A 发送 (O) |
GPIO20 EQEP1A MDXA CANTXB | 64 | L7 | P9 | 通用输入/输出 20 (I/O/Z) 增强型 QEP1 输入 A (I) McBSP-A 发送串行数据 (O) 增强型 CAN-B 发送 (O) |
GPIO21 EQEP1B MDRA CANRXB | 65 | P7 | N9 | 通用输入/输出 21 (I/O/Z) 增强型 QEP1 输入 B (I) McBSP-A 接收串行数据 (I) 增强型 CAN-B 接收 (I) |
GPIO22 EQEP1S MCLKXA SCITXDB | 66 | N7 | M9 | 通用输入/输出 22 (I/O/Z) 增强型 QEP1 选通 (I/O) McBSP-A 发送时钟 (I/O) SCI-B 发送 (O) |
GPIO23 EQEP1I MFSXA SCIRXDB | 67 | M7 | P10 | 通用输入/输出 23 (I/O/Z) 增强型 QEP1 索引 (I/O) McBSP-A 发送帧同步 (I/O) SCI-B 接收 (I) |
GPIO24 ECAP1 EQEP2A MDXB | 68 | M8 | N10 | 通用输入/输出 24 (I/O/Z) 增强型捕捉 1 (I/O) 增强型 QEP2 输入 A (I) McBSP-B 发送串行数据 (O) |
GPIO25 ECAP2 EQEP2B MDRB | 69 | N8 | M10 | 通用输入/输出 25 (I/O/Z) 增强型捕捉 2 (I/O) 增强型 QEP2 输入 B (I) McBSP-B 接收串行数据 (I) |
GPIO26 ECAP3 EQEP2I MCLKXB | 72 | K8 | P11 | 通用输入/输出 26 (I/O/Z) 增强型捕捉 3 (I/O) 增强型 QEP2 索引(I/O) McBSP-B 发送时钟 (I/O) |
GPIO27 ECAP4 EQEP2S MFSXB | 73 | L9 | N11 | 通用输入/输出 27 (I/O/Z) 增强型捕捉 4 (I/O) 增强型 QEP2 选通 (I/O) McBSP-B 发送帧同步 (I/O) |
GPIO28 SCIRXDA XZCS6 | 141 | E10 | D10 | 通用输入/输出 28 (I/O/Z) SCI 接收数据 (I) 外部接口区域 6 芯片选择 (O) |
GPIO29 SCITXDA XA19 | 2 | C2 | C1 | 通用输入/输出 29。(I/O/Z) SCI 发送数据 (O) 外部接口地址线路 19 (O) |
GPIO30 CANRXA XA18 | 1 | B2 | C2 | 通用输入/输出 30 (I/O/Z) 增强型 CAN-A 接收 (I) 外部接口地址线路 18 (O) |
GPIO31 CANTXA XA17 | 176 | A2 | B2 | 通用输入/输出 31 (I/O/Z) 增强型 CAN-A 发送 (O) 外部接口地址线路 17 (O) |
GPIO32 SDAA EPWMSYNCI ADCSOCAO | 74 | N9 | M11 | 通用输入/输出 32 (I/O/Z) I2C 数据开漏双向端口 (I/OD) 增强型 PWM 外部同步脉冲输入 (I) ADC 转换启动 A (O) |
GPIO33 SCLA EPWMSYNCO ADCSOCBO | 75 | P9 | P12 | 通用输入/输出 33 (I/O/Z) I2C 时钟开漏双向端口 (I/OD) 增强型 PWM 外部同步脉冲输出 (O) ADC 转换启动 B (O) |
GPIO34 ECAP1 XREADY | 142 | D10 | A9 | 通用输入/输出 34 (I/O/Z) 增强型捕捉输入/输出 1 (I/O) 外部接口就绪信号。请注意,此引脚始终是(直接)连接到 XINTF 的。如果一个应用程序使用引脚作为 GPIO,同时还使用了 XINTF,则应配置 XINTF 来忽略就绪。 |
GPIO35 SCITXDA XR/ W | 148 | A9 | B9 | 通用输入/输出 35 (I/O/Z) SCI-A 发送数据 (O) 外部接口读取,不是写入选通 |
GPIO36 SCIRXDA XZCS0 | 145 | C10 | C9 | 通用输入/输出 36 (I/O/Z) SCI 接收数据 (I) 外部接口区域 0 芯片选择 (O) |
GPIO37 ECAP2 XZCS7 | 150 | D9 | B8 | 通用输入/输出 37 (I/O/Z) 增强型捕捉输入/输出 2 (I/O) 外部接口区域 7 芯片选择 (O) |
GPIO38 - XWE0 | 137 | D11 | C10 | 通用输入/输出 38 (I/O/Z) - 外部接口写入使能 0 (O) |
GPIO39 - XA16 | 175 | B3 | C3 | 通用输入/输出 39 (I/O/Z) - 外部接口地址线路 16 (O) |
GPIO40 - XA0/ XWE1 | 151 | D8 | C8 | 通用输入/输出 40 (I/O/Z) - 外部接口地址线路 0/外部接口写入使能 1 (O) |
GPIO41 - XA1 | 152 | A8 | A7 | 通用输入/输出 41 (I/O/Z) - 外部接口地址线路 1 (O) |
GPIO42 - XA2 | 153 | B8 | B7 | 通用输入/输出 42 (I/O/Z) - 外部接口地址线路 2 (O) |
GPIO43 - XA3 | 156 | B7 | C7 | 通用输入/输出 43 (I/O/Z) - 外部接口地址线路 3 (O) |
GPIO44 - XA4 | 157 | A7 | A6 | 通用输入/输出 44 (I/O/Z) - 外部接口地址线路 4 (O) |
GPIO45 - XA5 | 158 | D7 | B6 | 通用输入/输出 45 (I/O/Z) - 外部接口地址线路 5 (O) |
GPIO46 - XA6 | 161 | B6 | C6 | 通用输入/输出 46 (I/O/Z) - 外部接口地址线路 6 (O) |
GPIO47 - XA7 | 162 | A6 | D6 | 通用输入/输出 47 (I/O/Z) - 外部接口地址线路 7 (O) |
GPIO48 ECAP5 XD31 | 88 | P13 | L14 | 通用输入/输出 48 (I/O/Z) 增强型捕捉输入/输出 5 (I/O) 外部接口数据线路 31 (I/O/Z) |
GPIO49 ECAP6 XD30 | 89 | N13 | L13 | 通用输入/输出 49 (I/O/Z) 增强型捕捉输入/输出 6 (I/O) 外部接口数据线路 30 (I/O/Z) |
GPIO50 EQEP1A XD29 | 90 | P14 | L12 | 通用输入/输出 50 (I/O/Z) 增强型 QEP1 输入 A (I) 外部接口数据线路 29 (I/O/Z) |
GPIO51 EQEP1B XD28 | 91 | M13 | K14 | 通用输入/输出 51 (I/O/Z) 增强型 QEP1 输入 B (I) 外部接口数据线路 28 (I/O/Z) |
GPIO52 EQEP1S XD27 | 94 | M14 | K13 | 通用输入/输出 52 (I/O/Z) 增强型 QEP1 选通 (I/O) 外部接口数据线路 27 (I/O/Z) |
GPIO53 EQEP1I XD26 | 95 | L12 | K12 | 通用输入/输出 53 (I/O/Z) 增强型 QEP1 索引 (I/O) 外部接口数据线路 26 (I/O/Z) |
GPIO54 SPISIMOA XD25 | 96 | L13 | J14 | 通用输入/输出 54 (I/O/Z) SPI-A 从器件输入,主器件输出 (I/O) 外部接口数据线路 25 (I/O/Z) |
GPIO55 SPISOMIA XD24 | 97 | L14 | J13 | 通用输入/输出 55 (I/O/Z) SPI-A 从器件输出,主器件输入 (I/O) 外部接口数据线路 24 (I/O/Z) |
GPIO56 SPICLKA XD23 | 98 | K11 | J12 | 通用输入/输出 56 (I/O/Z) SPI-A 时钟 (I/O) 外部接口数据线路 23 (I/O/Z) |
GPIO57 SPISTEA XD22 | 99 | K13 | H13 | 通用输入/输出 57 (I/O/Z) SPI-A 从器件发送使能 (I/O) 外部接口数据线路 22 (I/O/Z) |
GPIO58 MCLKRA XD21 | 100 | K12 | H12 | 通用输入/输出 58 (I/O/Z) McBSP-A 接收时钟 (I/O) 外部接口数据线路 21 (I/O/Z) |
GPIO59 MFSRA XD20 | 110 | H14 | H11 | 通用输入/输出 59 (I/O/Z) McBSP-A 接收帧同步 (I/O) 外部接口数据线路 20 (I/O/Z) |
GPIO60 MCLKRB XD19 | 111 | G14 | G12 | 通用输入/输出 60 (I/O/Z) McBSP-B 接收时钟 (I/O) 外部接口数据线路 19 (I/O/Z) |
GPIO61 MFSRB XD18 | 112 | G12 | F14 | 通用输入/输出 61 (I/O/Z) McBSP-B 接收帧同步 (I/O) 外部接口数据线路 18 (I/O/Z) |
GPIO62 SCIRXDC XD17 | 113 | G13 | F13 | 通用输入/输出 62 (I/O/Z) SCI-C 接收数据 (I) 外部接口数据线路 17 (I/O/Z) |
GPIO63 SCITXDC XD16 | 114 | G11 | F12 | 通用输入/输出 63 (I/O/Z) SCI-C 发送数据 (O) 外部接口数据线路 16 (I/O/Z) |
GPIO64 - XD15 | 115 | G10 | E14 | 通用输入/输出 64 (I/O/Z) - 外部接口数据线路 15 (I/O/Z) |
GPIO65 - XD14 | 116 | F14 | E13 | 通用输入/输出 65 (I/O/Z) - 外部接口数据线路 14 (I/O/Z) |
GPIO66 - XD13 | 119 | F11 | E12 | 通用输入/输出 66 (I/O/Z) - 外部接口数据线路 13 (I/O/Z) |
GPIO67 - XD12 | 122 | E13 | D14 | 通用输入/输出 67 (I/O/Z) - 外部接口数据线路 12 (I/O/Z) |
GPIO68 - XD11 | 123 | E11 | D13 | 通用输入/输出 68 (I/O/Z) - 外部接口数据线路 11 (I/O/Z) |
GPIO69 - XD10 | 124 | F10 | D12 | 通用输入/输出 69 (I/O/Z) - 外部接口数据线路 10 (I/O/Z) |
GPIO70 - XD9 | 127 | D12 | C14 | 通用输入/输出 70 (I/O/Z) - 外部接口数据线路 9 (I/O/Z) |
GPIO71 - XD8 | 128 | C14 | C13 | 通用输入/输出 71 (I/O/Z) - 外部接口数据线路 8 (I/O/Z) |
GPIO72 - XD7 | 129 | B14 | B13 | 通用输入/输出 72 (I/O/Z) - 外部接口数据线路 7 (I/O/Z) |
GPIO73 - XD6 | 130 | C12 | A12 | 通用输入/输出 73 (I/O/Z) - 外部接口数据线路 6 (I/O/Z) |
GPIO74 - XD5 | 131 | C13 | B12 | 通用输入/输出 74 (I/O/Z) - 外部接口数据线路 5 (I/O/Z) |
GPIO75 - XD4 | 132 | A14 | C12 | 通用输入/输出 75 (I/O/Z) - 外部接口数据线路 4 (I/O/Z) |
GPIO76 - XD3 | 133 | B13 | A11 | 通用输入/输出 76 (I/O/Z) - 外部接口数据线路 3 (I/O/Z) |
GPIO77 - XD2 | 134 | A13 | B11 | 通用输入/输出 77 (I/O/Z) - 外部接口数据线路 2 (I/O/Z) |
GPIO78 - XD1 | 135 | B12 | C11 | 通用输入/输出 78 (I/O/Z) - 外部接口数据线路 1 (I/O/Z) |
GPIO79 - XD0 | 136 | A12 | B10 | 通用输入/输出 79 (I/O/Z) - 外部接口数据线路 0 (I/O/Z) |
GPIO80 - XA8 | 163 | C6 | A5 | 通用输入/输出 80 (I/O/Z) - 外部接口地址线路 8 (O) |
GPIO81 - XA9 | 164 | E6 | B5 | 通用输入/输出 81 (I/O/Z) - 外部接口地址线路 9 (O) |
GPIO82 - XA10 | 165 | C5 | C5 | 通用输入/输出 82 (I/O/Z) - 外部接口地址线路 10 (O) |
GPIO83 - XA11 | 168 | D5 | A4 | 通用输入/输出 83 (I/O/Z) - 外部接口地址线路 11 (O) |
GPIO84 - XA12 | 169 | E5 | B4 | 通用输入/输出 84 (I/O/Z) 外部接口地址线路 12 (O) |
GPIO85 - XA13 | 172 | C4 | C4 | 通用输入/输出 85 (I/O/Z) - 外部接口地址线路 13 (O) |
GPIO86 - XA14 | 173 | D4 | A3 | 通用输入/输出 86 (I/O/Z) - 外部接口地址线路 14 (O) |
GPIO87 - XA15 |
174 | A3 | B3 | 通用输入/输出 87 (I/O/Z) - 外部接口地址线路 15 (O) |
XRD | 149 | B9 | A8 | 外部接口读取使能 |