ZHCS889Q June 2007 – August 2022 TMS320F28232 , TMS320F28232-Q1 , TMS320F28234 , TMS320F28234-Q1 , TMS320F28235 , TMS320F28235-Q1 , TMS320F28332 , TMS320F28333 , TMS320F28334 , TMS320F28335 , TMS320F28335-Q1
PRODUCTION DATA
请参考 PDF 数据表获取器件具体的封装图。
最小值 | 标称值 | 最大值 | 单位 | ||||
---|---|---|---|---|---|---|---|
tw(RSL1) (1) | 脉冲持续时间,稳定输入时钟至XRS高电平的时间 | 32tc(OSCCLK) | 周期 | ||||
tw(RSL2) | 脉冲持续时间,XRS低电平的时间 | 热复位 | 32tc(OSCCLK) | 周期 | |||
tw(WDRS) | 脉冲持续时间,由看门狗生成的复位脉冲 | 512tc(OSCCLK) | 周期 | ||||
td(EX) | 延迟时间,XRS 高电平后,地址/数据有效 | 32tc(OSCCLK) | 周期 | ||||
tOSCST (2) | 振荡器启动时间 | 1 | 10 | ms | |||
th(boot-mode) | 引导模式引脚的保持时间 | 200tc(OSCCLK) | 周期 |
图 7-6显示了写入 PLLCR 寄存器所产生的效果的一个示例。在第一个阶段,PLLCR = 0x0004 并且 SYSCLKOUT = OSCCLK × 2。然后,将 0x0008 写入 PLLCR。就在 PLLCR 寄存器被写入后,PLL 锁存阶段开始。在此阶段,SYSCLKOUT = OSCCLK/2。在 PLL 锁存完成后(需要 131072 个 OSCCLK 周期),SYSCLKOUT 会反映新的工作频率,即 OSCCLK × 4。