ZHCS889Q June 2007 – August 2022 TMS320F28232 , TMS320F28232-Q1 , TMS320F28234 , TMS320F28234-Q1 , TMS320F28235 , TMS320F28235-Q1 , TMS320F28332 , TMS320F28333 , TMS320F28334 , TMS320F28335 , TMS320F28335-Q1
PRODUCTION DATA
请参考 PDF 数据表获取器件具体的封装图。
如果在XHOLD和XHOLDA同时为低电平时(授权外部总线访问)HOLD 模式位被设定,XHOLDA信号被强制为高电平(在当前周期的末尾)并且外部接口不再为高阻抗模式。
复位 (XRS) 时,HOLD 模式位设为 0。如果XHOLD信号在系统复位时为低电平有效,总线和所有信号选通必须为高阻抗模式,并且XHOLDA信号也被驱动为低电平有效。
当 HOLD 模式被启用并且XHOLDA 为低电平有效(外部总线置为有效),CPU 仍然可以从内部存储器执行代码。如果对外部接口进行访问,在XHOLD信号被去除前,CPU 暂停。
一个内部 DMA 请求,当被批准时,将以下信号置为高阻抗模式:
XA[19:0] | XZCS0 | |||
XD[31:0], XD[15:0] | XZCS6 | |||
XWE0, XWE1, XRD | XZCS7 | |||
XR/ W |
在这些信号事件期间,所有在这个组中未列出的其它信号保持在它们的缺省值或者功能运行模式。