ZHCSE97K August 2014 – February 2024 TMS320F28374S , TMS320F28375S , TMS320F28375S-Q1 , TMS320F28376S , TMS320F28377S , TMS320F28377S-Q1 , TMS320F28378S , TMS320F28379S
PRODUCTION DATA
请参考 PDF 数据表获取器件具体的封装图。
对于不需要使用器件所有功能的应用,表 5-7 列出了对任何未使用引脚的可接受条件。当表 5-7 中列出了多个选项,则任何选项都可接受。表 5-7 中未列的引脚必须根据节 5.2.1进行连接。
信号名称 | 可接受的做法 |
---|---|
模拟 | |
VREFHIx | 连接至 VDDA |
VREFLOx | 连接至 VSSA |
ADCINx |
|
数字 | |
GPIOx |
|
X1 | 连接至 VSS |
X2 | 无连接 |
TCK |
|
TDI |
|
TDO | 无连接 |
TMS | 无连接 |
TRST | 下拉电阻器(2.2kΩ 或更小) |
VREGENZ | 连接至 VDDIO。不支持 VREG。 |
ERRORSTS | 无连接 |
FLT1 | 无连接 |
FLT2 | 无连接 |
电源和接地 | |
VDD | 所有 VDD 引脚必须按照节 5.2.1所述进行连接。 |
VDDA | 如果未使用专用模拟电源,则连接到 VDDIO。 |
VDDIO | 所有 VDDIO 引脚必须按照节 5.2.1所述进行连接。 |
VDD3VFL | 必须连接到 VDDIO |
VDDOSC | 必须连接到 VDDIO |
VSS | 所有 VSS 引脚必须连接到电路板接地。 |
VSSA | 如果未使用专用模拟接地,则连接到 VSS。 |
VSSOSC | 如果未使用外部晶体,则该引脚必须连接到电路板接地。 |