ZHCSE97K August 2014 – February 2024 TMS320F28374S , TMS320F28375S , TMS320F28375S-Q1 , TMS320F28376S , TMS320F28377S , TMS320F28377S-Q1 , TMS320F28378S , TMS320F28379S
PRODUCTION DATA
请参考 PDF 数据表获取器件具体的封装图。
表 7-9 显示了每个总线主控访问外设和配置寄存器的总体视图。外设帧 1 或 2 内的外设都将作为一个组被映射到相应的二级主控(如果 SPI 分配给 CPU1.DMA,则 McBSP 也分配给 CPU1.DMA)。
外设 (按总线访问类型) | CPU1.DMA | CPU1.CLA1 | CPU1 |
---|---|---|---|
外设帧 1: | Y | Y | Y |
外设帧 2:
| Y | Y | Y |
SCI | Y | ||
I2C | Y | ||
CAN | Y | ||
ADC 配置 | Y | Y | |
EMIF1 | Y | Y | |
EMIF2 | Y | Y | |
USB | Y | ||
器件功能、外设复位、外设 CPU 选择 | Y | ||
GPIO 引脚映射和配置 | Y | ||
模拟系统控制 | Y | ||
uPP 消息 RAM | Y | Y | |
复位配置 | Y | ||
时钟和 PLL 配置 | Y | ||
系统配置 (WD、NMIWD、LPM、外设时钟门控) | Y | ||
闪存配置 | Y | ||
CPU 计时器 | Y | ||
DMA 和 CLA 触发源选择 | Y | ||
GPIO 数据(2) | Y | Y | |
ADC 结果 | Y | Y | Y |