ZHCSC63P December 2013 – February 2024 TMS320F28374D , TMS320F28375D , TMS320F28376D , TMS320F28377D , TMS320F28377D-Q1 , TMS320F28378D , TMS320F28379D , TMS320F28379D-Q1
PRODUCTION DATA
节 6.12.2.1.1列出了 I2C 时序要求。节 6.12.2.1.2列出了 I2C 开关特征。图 6-67 显示了 I2C 时序图。
为了满足所有的 I2C 协议时序规范,I2C 模块时钟必须配置为 7MHz 至 12MHz 范围内的值。
必须选择符合 I2C 标准时序的上拉电阻。在大多数情况下,2.2kΩ 的总线至 VDDIO 总线电阻是足够的。要评估特定设计的上拉电阻值,请参阅 I2C 总线上拉电阻计算 应用报告。