ZHCSJS3E may 2019 – june 2023 TMS320F28384D , TMS320F28384D-Q1 , TMS320F28384S , TMS320F28384S-Q1 , TMS320F28386D , TMS320F28386D-Q1 , TMS320F28386S , TMS320F28386S-Q1 , TMS320F28388D , TMS320F28388S
PRODUCTION DATA
请参考 PDF 数据表获取器件具体的封装图。
CMPSS 输入必须保持低于 VDDA + 0.3 V,以确保正常工作。如果 CMPSS 输入超过此电平,内部阻塞电路会将内部比较器与外部引脚隔离,直至外部引脚电压返回到 VDDA + 0.3V 以下。在此期间,内部比较器输入将处于悬空状态,并能在大约 0.5µs 内衰减至 VDDA 以下。在此之后,比较器可能会开始输出不正确的结果,具体取决于其他比较器输入的值。
节 7.11.3.1.3 列出了 CMPSS DAC 静态电气特性。