ZHCSJS3E may 2019 – june 2023 TMS320F28384D , TMS320F28384D-Q1 , TMS320F28384S , TMS320F28384S-Q1 , TMS320F28386D , TMS320F28386D-Q1 , TMS320F28386S , TMS320F28386S-Q1 , TMS320F28388D , TMS320F28388S
PRODUCTION DATA
请参考 PDF 数据表获取器件具体的封装图。
为使 DAC 和 CMPSS 满足指定的性能参数,VDAC 引脚必须保持低于 VDDA。为确保正常运行,VDAC 引脚必须保持低于 VDDA + 0.3V。如果 VDAC 引脚超过 VDDA + 0.3V,可能会激活阻塞电路,使得 VDAC 的内部值在内部浮动至 0V,从而导致 DAC 输出或 CMPSS 跳闸不正确。
图 7-45 显示了 CMPSS DAC 静态偏移量。图 7-46 显示了 CMPSS DAC 静态增益。图 7-47 显示了 CMPSS DAC 静态线性。