ZHCSJS3E may 2019 – june 2023 TMS320F28384D , TMS320F28384D-Q1 , TMS320F28384S , TMS320F28384S-Q1 , TMS320F28386D , TMS320F28386D-Q1 , TMS320F28386S , TMS320F28386S-Q1 , TMS320F28388D , TMS320F28388S
PRODUCTION DATA
请参考 PDF 数据表获取器件具体的封装图。
比较器子系统基于多个模块构建而成。每个子系统包含两个比较器、两个基准 12 位 DAC、两个数字滤波器和一个斜坡发生器。比较器在每个模块中用“H”或“L”表示,其中“H”和“L”分别代表高电平和低电平。每个比较器都会生成一个数字输出,指示正输入端的电压是否大于负输入端的电压。比较器的正输入由外部引脚驱动。负输入可由外部引脚或可编程基准 12 位 DAC 驱动。每个比较器输出都会通过一个可编程的数字滤波器,该滤波器可以去除伪跳变信号。如果不需要滤波,也可以使用未滤波的输出。斜坡发生器电路可用于控制子系统中高电平比较器的基准 12 位 DAC 值。
每个 CMPSS 包含:
图 7-41 展示了 CMPSS 的方框图。
图 7-42 显示了 337 焊球 ZWT 和 176 引脚 PTP 封装上的 CMPSS 连接。