ZHCSJS3E may 2019 – june 2023 TMS320F28384D , TMS320F28384D-Q1 , TMS320F28384S , TMS320F28384S-Q1 , TMS320F28386D , TMS320F28386D-Q1 , TMS320F28386S , TMS320F28386S-Q1 , TMS320F28388D , TMS320F28388S
PRODUCTION DATA
请参考 PDF 数据表获取器件具体的封装图。
信号名称 | 说明 | 引脚类型 | GPIO 引脚 | 337 BGA 引脚 | 176 引脚 |
---|---|---|---|---|---|
ERRORSTS | 错误状态输出。使用时,该信号需要一个外部下拉电阻。 | O | U19 | 92 | |
FLT1 | 闪存测试引脚 1。为 TI 预留。必须保持未连接状态。 | I/O | W12 | 73 | |
FLT2 | 闪存测试引脚 2。为 TI 预留。必须保持未连接状态。 | I/O | V13 | 74 | |
NC1 | 无连接。此引脚未在内部连接到器件。此引脚可以在最大工作条件下保持断开状态或连接到任何电压。 | H4 | |||
NC2 | 无连接。此引脚未在器件内部连接,可保持断开状态或连接到 VSS 或 VDDIO。注:在具有内部稳压器 (VREG) 的其他 C2000 器件上,此引脚将是 VREGENZ(内部稳压器使能)。为了在 C2000 器件之间实现 PCB 兼容性,此引脚应该连接至 VDDIO (3.3V)。这将确保当内部 VREG 出现在其他器件上时被禁用,并且不会与必须用于该器件的外部 VREG 相冲突。 | J18 | 119 | ||
TCK | 带有内部上拉电阻的 JTAG 测试时钟。 | I | V15 | 81 | |
TDI | 带有内部上拉电阻器的 JTAG 测试数据输入 (TDI)。TDI 在 TCK 上升沿上的所选寄存器(指令或数据)中计时。 | I | W13 | 77 | |
TDO | JTAG 扫描输出,测试数据输出 (TDO)。所选寄存器(指令或数据)的内容在 TCK 下降沿从 TDO 移出。 | O | W15 | 78 | |
TMS | 带有内部上拉电阻的 JTAG 测试模式选择 (TMS)。此串行控制输入在 TCK 上升沿上的 TAP 控制器中计时。在电路板上应放置一个外部上拉电阻(推荐 2.2kΩ)以将 TMS 引脚连接至 VDDIO,从而在正常运行期间将 JTAG 保持在复位状态。 | I | W14 | 80 | |
TRSTn |
带有内部下拉电阻的 JTAG 测试复位。当被驱动至高电平时,TRST 使扫描系统获得器件运行的控制权。如果此信号被驱动至低电平,此器件在功能模式下工作,且忽略测试复位信号。注意:在器件正常运行期间,TRST 必须始终保持低电平,因此需要在此引脚上使用一个外部下拉电阻来防止噪声尖峰。这个电阻的阻值应该尽可能的小,只要确保 JTAG 调试探针仍然能够将 TRST 引脚驱动至高电平即可。一个 2.2kΩ 到 10kΩ 的电阻一般能够提供足够的保护。由于电阻的阻值是特定于应用的,TI 建议验证每个目标板以确保调试探针和应用的正常运行。此引脚具有一个内部 50ns(标称值)干扰滤波器。 |
I | V14 | 79 | |
X1 | 晶体振荡器或单端时钟输入。器件初始化软件必须在启用晶体振荡器之前配置该引脚。为了使用此振荡器,必须将一个石英晶体电路连接至 X1 和 X2。此引脚也可用于馈入单端 3.3V 电平时钟。 | I | G19 | 123 | |
X2 | 晶体振荡器输出。 | O | J19 | 121 | |
XRSn | 器件复位(输入)和看门狗复位(输出)。在上电条件下,此引脚由器件驱动为低电平。外部电路也可能会驱动此引脚以使器件复位生效。发生看门狗复位时,此引脚也由 MCU 驱动为低电平。在看门狗复位期间,XRSn 引脚在 512 个 OSCCLK 周期的看门狗复位持续时间内被驱动为低电平。XRSn 和 VDDIO 之间应放置一个 2.2kΩ 至 10kΩ 的电阻。如果在 XRSn 和 VSS 之间放置一个电容器进行噪声滤除,则该电容器的容值应为 100nF 或更小。当看门狗复位生效时,这些值允许看门狗在 512 个 OSCCLK 周期内正确地将 XRSn 引脚驱动至 VOL。这个引脚的输出缓冲器是一个有内部上拉电阻的开漏。如果此引脚由外部器件驱动,则应使用开漏器件进行驱动。 | I/OD | F19 | 124 |