ZHCSJS3E may 2019 – june 2023 TMS320F28384D , TMS320F28384D-Q1 , TMS320F28384S , TMS320F28384S-Q1 , TMS320F28386D , TMS320F28386D-Q1 , TMS320F28386S , TMS320F28386S-Q1 , TMS320F28388D , TMS320F28388S
PRODUCTION DATA
请参考 PDF 数据表获取器件具体的封装图。
用户应假设在 Ch 具有最坏的初始条件下分析 ADC 输入设置。这将需要假设 Ch 能够在 S+H 窗口开始时完全充电至 VREFHI 或完全放电至 VREFLO。当 ADC 从奇数通道转换为偶数通道,或从偶数通道转换为奇数通道时,Ch 上的实际初始电压将几乎完全放电至 VREFLO 的状态。对于偶数到偶数或奇数到奇数的转换,Ch 上的初始电压将接近于之前已转换通道上的电压。
对于差分工作,节 7.11.2.3.8.4和图 7-38 给出了 ADC 输入特征。