ZHCSVS1A April 2024 – September 2024 TMS320F28P550SJ , TMS320F28P559SJ-Q1
PRODMIX
请参考 PDF 数据表获取器件具体的封装图。
信号名称 | 引脚类型 | 说明 | 128 PDT | 100 PZ | 80 PNA | 64 PM | 56 RSH |
---|---|---|---|---|---|---|---|
TCK | I | 带有内部上拉电阻的 JTAG 测试时钟。 | 75 | 60 | 45 | 36 | 33 |
TMS | I/O | 带有内部上拉电阻器的 JTAG 测试模式选择 (TMS)。此串行控制输入在 TCK 上升沿上的 TAP 控制器中计时。该器件没有 TRSTn 引脚。在电路板上应放置一个外部上拉电阻器(建议 2.2kΩ)以将 TMS 引脚连接至 VDDIO,从而在正常运行期间将 JTAG 保持在复位状态。 | 77 | 62 | 47 | 38 | 35 |
XRSn | I/OD | 器件复位(输入)和看门狗复位(输出)。在上电条件下,此引脚由器件驱动为低电平。外部电路也可能会驱动此引脚以使器件复位生效。发生看门狗复位时,此引脚也由 MCU 驱动为低电平。在看门狗复位期间,XRSn 引脚在 512 个 OSCCLK 周期的看门狗复位持续时间内被驱动为低电平。XRSn 和 VDDIO 之间应放置一个 2.2kΩ 至 10kΩ 的电阻。如果在 XRSn 和 VSS 之间放置一个电容器进行噪声滤除,则该电容器的容值应为 100nF 或更小。当看门狗复位生效时,这些值允许看门狗在 512 个 OSCCLK 周期内正确地将 XRSn 引脚驱动至 VOL。该引脚是具有内部上拉电阻的开漏输出。如果此引脚由外部器件驱动,则应使用开漏器件进行驱动。 | 3 | 2 | 5 | 3 | 4 |