图 6-5 展示了内部 VREG 模式的电源时序控制要求。所有所示参数的值均可在电源管理模块电气数据和时序中找到。
- 在上电期间:
- VDDIO(即 3.3V 电源轨)应提供指定的最小压摆率。
- 在释放 I/O 监视器(I/O POR 和 I/O BOR)后,内部 VREG 将上电。
- 在 VDDIO-MON-TOT-DELAY 和 VXRSN-PU-DELAY 指定的时间过后,XRSn 将被释放,并且器件的启动序列将开始。
- I/O BOR 监视器在上电和断电期间具有不同的释放点。
- 在断电期间:
- 在断电期间对 VDDIO 的唯一要求是压摆率。
- I/O BOR 监视器在上电和断电期间具有不同的释放点。
- I/O BOR 跳闸将导致 XRSn 在 VXRSN-PD-DELAY 之后变为低电平,并使内部 VREG 断电。
注: 所有监视器释放信号 是一个内部信号。
注: 如果有一个驱动 XRSn 的外部电路(例如,监控器),在所有内部和外部源释放 XRSn 引脚之前,启动序列不会开始。