ZHCSVS1A April 2024 – September 2024 TMS320F28P550SJ , TMS320F28P559SJ-Q1
PRODMIX
请参考 PDF 数据表获取器件具体的封装图。
编号 | 参数(1) | 最小值 | 最大值 | 单位 | |
---|---|---|---|---|---|
1 | tc(TXCLK) | 周期时间,TXCLK | 16.67 | ns | |
1 | tc(TXCLK) | TXCLK 周期时间(当在与 PMBUS - GPIO2、3、9 或 32 进行多路复用的引脚上使用任何 FSI 信号时) | 26.67 | ns | |
2 | tw(TXCLK) | TXCLK 低电平或 TXCLK 高电平的脉冲宽度 | (0.5tc(TXCLK)) – 1 | (0.5tc(TXCLK)) + 1 | ns |
3 | td(TXCLK–TXD) | 延迟时间、TXCLK 上升或下降至 TXD 有效的时间 | (0.25tc(TXCLK)) – 2 | (0.25tc(TXCLK)) + 2 | ns |
3 | td(TXCLK–TXD) | 延时时间,TXCLK 上升或下降至 TXD 有效的时间(当用于与 PMBUS - GPIO2、3、9 或 32 进行多路复用的引脚时) | (0.25tc(TXCLK)) – 2 | (0.25tc(TXCLK)) + 2.5 | ns |
4 | td(TXCLK) | TX_DLYLINE_CTRL[TXCLK_DLY]=31 时的 TXCLK 延迟补偿 | 9.4 | 30 | ns |
5 | td(TXD0) | TX_DLYLINE_CTRL[TXD0_DLY]=31 时的 TXD0 延迟补偿 | 9.4 | 30 | ns |
6 | td(TXD1) | TX_DLYLINE_CTRL[TXD1_DLY]=31 时的 TXD1 延迟补偿 | 9.4 | 30 | ns |
7 | td(DELAY_ELEMENT) | 每个延迟线路元件的 TXCLK、TXD0 和 TXD1 增量延迟 | 0.29 | 1 | ns |