ZHCSMW8D October 2020 – July 2024 TMUX7211 , TMUX7212 , TMUX7213
PRODUCTION DATA
引脚 | 类型(1) | 说明(2) | ||
---|---|---|---|---|
名称 | TSSOP | WQFN | ||
D1 | 2 | 16 | I/O | 漏极引脚 1。可以是输入或输出。 |
D2 | 15 | 13 | I/O | 漏极引脚 2。可以是输入或输出。 |
D3 | 10 | 8 | I/O | 漏极引脚 3。可以是输入或输出。 |
D4 | 7 | 5 | I/O | 漏极引脚 4。可以是输入或输出。 |
GND | 5 | 3 | P | 接地 (0V) 基准 |
N.C. | 12 | 10 | — | 无内部连接。可短接到 GND 或保持悬空。 |
S1 | 3 | 1 | I/O | 源极引脚 1。可以是输入或输出。 |
S2 | 14 | 12 | I/O | 源极引脚 2。可以是输入或输出。 |
S3 | 11 | 9 | I/O | 源极引脚 3。可以是输入或输出。 |
S4 | 6 | 4 | I/O | 源极引脚 4。可以是输入或输出。 |
SEL1 | 1 | 15 | I | 逻辑控制输入 1,具有内部 4MΩ 下拉电阻。控制通道 1 的状态,如节 8.5 所示。 |
SEL2 | 16 | 14 | I | 逻辑控制输入 2,具有内部 4MΩ 下拉电阻。控制通道 2 的状态,如节 8.5 所示。 |
SEL3 | 9 | 7 | I | 逻辑控制输入 3,具有内部 4MΩ 下拉电阻。控制通道 3 的状态,如节 8.5 所示。 |
SEL4 | 8 | 6 | I | 逻辑控制输入 4,具有内部 4MΩ 下拉电阻。控制通道 4 的状态,如节 8.5 所示。 |
VDD | 13 | 11 | P | 正电源。该引脚是正电源电势最高的引脚。为了可靠运行,在 VDD 和 GND 之间连接一个 0.1µF 至 10µF 的去耦电容器。 |
VSS | 4 | 2 | P | 负电源。该引脚是负电源电势最高的引脚。在单电源应用中,该引脚可以接地。为了可靠运行,在 VSS 和 GND 之间连接一个 0.1µF 至 10µF 的去耦电容器。 |
散热焊盘 | — | 内部未连接散热焊盘。无需焊接此焊盘,如果已连接,建议将焊盘保持悬空或连接到 GND |