ZHCSX20 September   2024 TPLD801-Q1

ADVANCE INFORMATION  

  1.   1
  2. 1特性
  3. 2应用
  4. 3说明
  5. 4引脚配置和功能
  6. 5规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 电源电流特性
    7. 5.7 开关特性
  7. 6参数测量信息
  8. 7详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 I/O 引脚
      2. 7.3.2 连接多路复用器
      3. 7.3.3 可配置使用逻辑块
        1. 7.3.3.1 2 位 LUT 宏单元
        2. 7.3.3.2 3 位 LUT 宏单元
        3. 7.3.3.3 2 位 LUT 或 D 型触发器/锁存器宏单元
        4. 7.3.3.4 具有设置/复位宏单位的 3 位 LUT 或 D 型触发器/锁存器
        5. 7.3.3.5 3 位 LUT 或管道延迟宏单元
        6. 7.3.3.6 4 位 LUT 或 8 位计数器/延迟宏单元
      4. 7.3.4 8 位计数器和延迟发生器 (CNT/DLY)
        1. 7.3.4.1 延迟模式
        2. 7.3.4.2 复位计数器模式
      5. 7.3.5 可编程抗尖峰脉冲滤波器或边沿检测器宏蜂窝
      6. 7.3.6 可选频率振荡器
    4. 7.4 器件功能模式
      1. 7.4.1 上电复位
    5. 7.5 编程
      1. 7.5.1 一次性可编程存储器 (OTP)
  9. 8修订历史记录
  10. 9机械、封装和可订购信息
    1. 9.1 封装选项附录
    2. 9.2 卷带包装信息
    3. 9.3 机械数据

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

概述

TPLD801-Q1 是 TI 可编程逻辑器件 (TPLD) 系列器件的一部分,该系列器件采用具有组合逻辑、时序逻辑和模拟块的多功能可编程逻辑 IC,可提供集成、紧凑、低功耗解决方案来实现常见系统功能。

TPLD801-Q1 具有一个 GPIO 和五个 GPIO,可配置为数字输入、数字输出或数字输入/输出。

TPLD801-Q1 具有一个用于配置内部宏单元和 I/O 引脚布线的互连系统(进一步称为连接多路复用器)。每个连接多路复用器输入都硬接线到特定的数字宏单元输出,例如数字 I/O 和查找表。连接多路复用器允许每个数字输入仅连接到一个输出,因此不存在总线争用。

TPLD801-Q1 具有以下宏单元:

  • 可配置使用逻辑块
    • 两个 2 位查找表 (LUT)
    • 两个 3 位 LUT
    • 两个 2 位 LUT 或 D 型触发器 (DFF)/锁存器
    • 两个具有复位/设置选项的 3 位 LUT 或 DFF/锁存器
    • 一个 3 位 LUT 或管道延迟
    • 一个 4 位 LUT 或 8 位计数器 (CNT) 或延迟发生器 (DLY)
  • 三个 8 位 CNT/DLY
  • 一个可编程抗尖峰脉冲滤波器 (PFLT) 或边沿检测器 (EDET)
  • 一个用于生成 25kHz 或 2MHz 时钟的振荡器 (OSC)

InterConnect Studio 软件环境支持简单的拖放界面来构建自定义电路设计并配置宏单元、I/O 引脚和互连。除了创建电路之外,InterConnect Studio 还能够模拟数字和模拟功能以验证设计,并提供典型的功耗估算。电路设计最终确定后,InterConnect Studio 可以临时对非易失性存储器中的设计进行仿真或对一次性可编程 (OTP) 进行永久编程。可以锁定 OTP 以防止回读其内容。