ZHCSX21 September 2024 TPLD801
ADVANCE INFORMATION
参数 | VCC | 最小值 | 典型值 | 最大值 | 单位 | ||
---|---|---|---|---|---|---|---|
数字 IO | |||||||
tpd | 延迟 | 不具有施密特触发的数字输入至推挽输出 - 上升 | 1.8V ± 0.15V | 46.9 | ns | ||
不具有施密特触发的数字输入至推挽输出 - 下降 | 39.5 | ||||||
不具有施密特触发的数字输入至推挽输出 - 上升 | 3.3V ± 0.3V | 27.3 | |||||
不具有施密特触发的数字输入至推挽输出 - 下降 | 26.4 | ||||||
不具有施密特触发的数字输入至推挽输出 - 上升 | 5V ± 0.5V | 22.3 | |||||
不具有施密特触发的数字输入至推挽输出 - 下降 | 22.5 | ||||||
tpd | 延迟 | 具有施密特触发的数字输入至推挽输出 - 上升 | 1.8V ± 0.15V | 50.8 | ns | ||
具有施密特触发的数字输入至推挽输出 - 下降 | 42.2 | ||||||
具有施密特触发的数字输入至推挽输出 - 上升 | 3.3V ± 0.3V | 29.7 | |||||
具有施密特触发的数字输入至推挽输出 - 下降 | 27.2 | ||||||
具有施密特触发的数字输入至推挽输出 - 上升 | 5V ± 0.5V | 24.2 | |||||
具有施密特触发的数字输入至推挽输出 - 下降 | 22.8 | ||||||
tpd | 延迟 | 低电压数字输入至推挽输出 - 上升 | 1.8V ± 0.15V | 45.6 | ns | ||
低电压数字输入至推挽输出 - 下降 | 49.5 | ||||||
低电压数字输入至推挽输出 - 上升 | 3.3V ± 0.3V | 25.4 | |||||
低电压数字输入至推挽输出 - 下降 | 33.0 | ||||||
低电压数字输入至推挽输出 - 上升 | 5V ± 0.5V | 19.6 | |||||
低电压数字输入至推挽输出 - 下降 | 31.5 | ||||||
tpd | 延迟 | 不具有施密特触发的数字输入至开漏 NMOS 输出 - 上升 | 1.8V ± 0.15V | 57.0 | ns | ||
不具有施密特触发的数字输入至开漏 NMOS 输出 - 下降 | 39.3 | ||||||
不具有施密特触发的数字输入至开漏 NMOS 输出 - 上升 | 3.3V ± 0.3V | 47.8 | |||||
不具有施密特触发的数字输入至开漏 NMOS 输出 - 下降 | 26.2 | ||||||
不具有施密特触发的数字输入至开漏 NMOS 输出 - 上升 | 5V ± 0.5V | 38.2 | |||||
不具有施密特触发的数字输入至开漏 NMOS 输出 - 下降 | 22.3 | ||||||
tpd | 延迟 | 引脚 OE 输出使能,高阻态至 1 - 上升 | 1.8V ± 0.15V | 45.9 | ns | ||
3.3V ± 0.3V | 27.3 | ||||||
5V ± 0.5V | 22.4 | ||||||
tpd | 延迟 | 引脚 OE 输出使能,高阻态至 0 - 下降 | 1.8V ± 0.15V | 41.1 | ns | ||
3.3V ± 0.3V | 24.5 | ||||||
5V ± 0.5V | 19.6 | ||||||
可配置使用逻辑 | |||||||
tpd | 延迟 | 2 位 LUT - 上升 | 1.8V ± 0.15V | 1.16 | ns | ||
2 位 LUT - 下降 | 1.31 | ||||||
2 位 LUT - 上升 | 3.3V ± 0.3V | 1.16 | |||||
2 位 LUT - 下降 | 1.31 | ||||||
2 位 LUT - 上升 | 5V ± 0.5V | 1.16 | |||||
2 位 LUT - 下降 | 1.31 | ||||||
tpd | 延迟 | 3 位 LUT - 上升 | 1.8V ± 0.15V | 1.04 | ns | ||
3 位 LUT - 下降 | 1.26 | ||||||
3 位 LUT - 上升 | 3.3V ± 0.3V | 1.04 | |||||
3 位 LUT - 下降 | 1.26 | ||||||
3 位 LUT - 上升 | 5V ± 0.5V | 1.04 | |||||
3 位 LUT - 下降 | 1.26 | ||||||
tpd | 延迟 | 4 位 LUT - 上升 | 1.8V ± 0.15V | 1.62 | ns | ||
4 位 LUT - 下降 | 1.99 | ||||||
4 位 LUT - 上升 | 3.3V ± 0.3V | 1.62 | |||||
4 位 LUT - 下降 | 1.99 | ||||||
4 位 LUT - 上升 | 5V ± 0.5V | 1.62 | |||||
4 位 LUT - 下降 | 1.99 | ||||||
tpd | 延迟 | 锁存 - 上升 | 1.8V ± 0.15V | 1.32 | ns | ||
锁存 - 下降 | 1.34 | ||||||
锁存 - 上升 | 3.3V ± 0.3V | 1.32 | |||||
锁存 - 下降 | 1.34 | ||||||
锁存 - 上升 | 5V ± 0.5V | 1.32 | |||||
锁存 - 下降 | 1.34 | ||||||
tpd | 延迟 | 锁存 nRST/nSet - 上升 | 1.8V ± 0.15V | 1.43 | ns | ||
锁存 nRST/nSet - 下降 | 1.46 | ||||||
锁存 nRST/nSet - 上升 | 3.3V ± 0.3V | 1.43 | |||||
锁存 nRST/nSet - 下降 | 1.46 | ||||||
锁存 nRST/nSet - 上升 | 5V ± 0.5V | 1.43 | |||||
锁存 nRST/nSet - 下降 | 1.46 | ||||||
计数器/延迟 | |||||||
tpd | 延迟 | CNT/DLY - 上升 | 1.8V ± 0.15V | 2.61 | ns | ||
CNT/DLY - 下降 | 2.59 | ||||||
CNT/DLY - 上升 | 3.3V ± 0.3V | 2.61 | |||||
CNT/DLY - 下降 | 2.59 | ||||||
CNT/DLY - 上升 | 5V ± 0.5V | 2.61 | |||||
CNT/DLY - 下降 | 2.59 | ||||||
振荡器 | |||||||
ferr | 振荡器频率误差 | OSC0 25kHz | 1.8V ± 0.15V | -5 | 5 | % | |
3.3V ± 0.3V | -5 | 5 | |||||
5V ± 0.5V | -5 | 5 | |||||
ferr | 振荡器频率误差 | OSC0 2MHz | 1.8V ± 0.15V | -5 | 5 | % | |
3.3V ± 0.3V | -5 | 5 | |||||
5V ± 0.5V | -5 | 5 | |||||
td_osc | 振荡器启动延迟 | OSC0 25kHz(自动上电) | 1.8V ± 0.15V | 14.3 | µs | ||
3.3V ± 0.3V | 14.2 | ||||||
5V ± 0.5V | 14.1 | ||||||
td_osc | 振荡器启动延迟 | OSC0 2MHz(自动上电) | 1.8V ± 0.15V | 6.24 | µs | ||
3.3V ± 0.3V | 6.43 | ||||||
5V ± 0.5V | 6.64 | ||||||
tset_osc | 振荡器启动稳定时间 | OSC0 25kHz(自动上电) | 1.8V ± 0.15V | 1 | µs | ||
3.3V ± 0.3V | 1 | ||||||
5V ± 0.5V | 1 | ||||||
tset_osc | 振荡器启动稳定时间 | OSC0 2MHz(自动上电) | 1.8V ± 0.15V | 7 | µs | ||
3.3V ± 0.3V | 7 | ||||||
5V ± 0.5V | 7 | ||||||
td_err | 延迟误差 | OSC(强制上电) | 1.65V 至 5.5V | 0 | 1 | CLK 周期 | |
可编程滤波器 | |||||||
tpflt_pw | 脉冲宽度,1 个单元 | PFLT 模式:(任何)边沿检测,边沿检测输出 | 1.8V ± 0.15V | 138.0 | ns | ||
3.3V ± 0.3V | 141.3 | ||||||
5V ± 0.5V | 141.7 | ||||||
tpflt_pw | 脉冲宽度,2 个单元 | PFLT 模式:(任何)边沿检测,边沿检测输出 | 1.8V ± 0.15V | 232.6 | ns | ||
3.3V ± 0.3V | 236.0 | ||||||
5V ± 0.5V | 236.5 | ||||||
tpflt_pw | 脉冲宽度,3 个单元 | PFLT 模式:(任何)边沿检测,边沿检测输出 | 1.8V ± 0.15V | 326.8 | ns | ||
3.3V ± 0.3V | 330.5 | ||||||
5V ± 0.5V | 330.9 | ||||||
tpflt_pw | 脉冲宽度,4 个单元 | PFLT 模式:(任何)边沿检测,边沿检测输出 | 1.8V ± 0.15V | 420.9 | ns | ||
3.3V ± 0.3V | 424.7 | ||||||
5V ± 0.5V | 425.0 | ||||||
tpflt_pd |
延迟,任何单元 | PFLT 模式:(任何)边沿检测,边沿检测输出 | 1.8V ± 0.15V | 67.4 | ns | ||
3.3V ± 0.3V | 48.7 | ||||||
5V ± 0.5V | 43.7 | ||||||
tpflt_d | 延迟,1 个单元 | PFLT 模式:双边沿延迟(共享宏单元输入) | 1.8V ± 0.15V | 208.4 | ns | ||
3.3V ± 0.3V | 191.5 | ||||||
5V ± 0.5V | 186.9 | ||||||
tpflt_d | 延迟,2 个单元 | PFLT 模式:双边沿延迟(共享宏单元输入) | 1.8V ± 0.15V | 303.3 | ns | ||
3.3V ± 0.3V | 286.3 | ||||||
5V ± 0.5V | 281.5 | ||||||
tpflt_d | 延迟,3 个单元 | PFLT 模式:双边沿延迟(共享宏单元输入) | 1.8V ± 0.15V | 397.7 | ns | ||
3.3V ± 0.3V | 380.6 | ||||||
5V ± 0.5V | 375.9 | ||||||
tpflt_d | 延迟,4 个单元 | PFLT 模式:双边沿延迟(共享宏单元输入) | 1.8V ± 0.15V | 491.9 | ns | ||
3.3V ± 0.3V | 474.6 | ||||||
5V ± 0.5V | 469.8 |