ZHCSQQ3 March   2024 TPS1213-Q1

ADVANCE INFORMATION  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 开关特性
  7. 参数测量信息
  8. 详细说明
    1. 7.1 概述
    2. 7.2 功能方框图
    3. 7.3 特性说明
      1. 7.3.1 电荷泵和栅极驱动器输出(VS、G1PU、G1PD、BST、SRC)
      2. 7.3.2 容性负载驱动
        1. 7.3.2.1 使用低功耗旁路 FET(G2 驱动器)为负载电容器充电
        2. 7.3.2.2 使用主 FET(G1 驱动器)栅极压摆率控制
      3. 7.3.3 短路保护
        1. 7.3.3.1 带自动重试的短路保护
        2. 7.3.3.2 带闭锁的短路保护
      4. 7.3.4 器件功能模式
        1. 7.3.4.1 状态图
        2. 7.3.4.2 状态转换时序图
        3. 7.3.4.3 断电
        4. 7.3.4.4 关断模式
        5. 7.3.4.5 低功耗模式
        6. 7.3.4.6 工作模式
      5. 7.3.5 欠压保护 (UVLO)
      6. 7.3.6 反极性保护
      7. 7.3.7 短路保护诊断 (SCP_TEST)
  9. 应用和实施
    1. 8.1 应用信息
      1. 8.1.1 应用限制
        1. 8.1.1.1 短路保护延迟
        2. 8.1.1.2 短路保护和负载唤醒阈值
    2. 8.2 典型应用 1:使用自动负载唤醒功能来驱动全时供电 (PAAT) 负载
      1. 8.2.1 设计要求
      2. 8.2.2 详细设计过程
      3. 8.2.3 应用曲线
    3. 8.3 典型应用 2:使用自动负载唤醒和输出大容量电容器充电功能来驱动全时供电 (PAAT) 负载
      1. 8.3.1 设计要求
      2. 8.3.2 外部元件选型
      3. 8.3.3 应用曲线
    4. 8.4 TIDA-020065:使用自动负载唤醒、输出大容量电容器充电、双向电流检测和软件 I2t 驱动全时供电 (PAAT) 负载的汽车级智能保险丝参考设计
    5. 8.5 电源相关建议
    6. 8.6 布局
      1. 8.6.1 布局指南
      2. 8.6.2 布局示例
  10. 器件和文档支持
    1. 9.1 接收文档更新通知
    2. 9.2 支持资源
    3. 9.3 商标
    4. 9.4 静电放电警告
    5. 9.5 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息
    1. 11.1 卷带包装信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

引脚配置和功能

TPS1213-Q1 DGX 封装,19 引脚 VSSOP(顶视图)图 4-1 DGX 封装,19 引脚 VSSOP(顶视图)
表 4-1 引脚功能
引脚类型(1)说明
名称编号
EN/UVLO1I

EN/UVLO 输入。此引脚上的电压高于 V(ENR) 将实现正常运行。如果 EN/UVLO 低于 V(ENF),则栅极驱动器将关闭,且 FLT 将置为低电平有效。

强制此引脚低于 V(ENF) (0.3V) 可关断器件,从而降低静态电流。(可选)通过电阻分压器连接到输入电源以设置欠压锁定。

当 EN/UVLO 保持悬空时,100nA 的内部下拉会将 EN/UVLO 拉至低电平并使器件保持关断状态。
LPM2I

低功耗模式输入。当被驱动为高电平时,器件将进入工作模式。当被驱动为低电平时,器件将进入低功耗模式。

LPM 具有下拉至 GND 的 100nA 内部弱下拉,可在 LPM 悬空时使 G2 保持高电平。

INP3I

用于外部 FET 控制的输入信号。对 GND 的 CMOS 兼容输入基准,可设置 G1PD 和 G1PU 引脚的状态。

INP 具有下拉至 GND 的 100nA 内部弱下拉,可在 INP 悬空时使 G1PD 拉至 SRC。

WAKE4O开漏唤醒输出。当器件进入工作模式时(当 LPM 被驱动为高电平或当发生负载唤醒事件时),此引脚将置为低电平有效。
FLT5O开漏故障输出。在短路故障、电荷泵 UVLO、输入 UVLO 和 SCP 比较器诊断期间,此引脚将置为低电平有效。如果不需要 FLT 功能,请将其连接到 GND。
GND6G将 GND 连接到系统地。
CS_SEL7

保留供将来使用。连接至 GND。

ISCP/LWU8I

短路检测和负载唤醒阈值设置。

工作模式期间(LPM = 高电平)G1 的 SCP 控制以及低功耗模式期间(LPM = 低电平)G2 的负载唤醒控制。

TMR9I故障计时器输入。TMR 引脚与 GND 之间的电容器可设置故障关断时间。保持开路将获得最快的设置 (< 10µs)。将 ISCP/LWU 和 TMR 引脚连接到 GND 将禁用过流保护。
SCP_TEST10I

内部短路比较器 (SCP) 诊断输入。

如果在 INP 拉至高电平的情况下将 SCP_TEST 驱动为低电平至高电平,则会检查内部 SCP 比较器的运行情况。如果 SCP 比较器正常运行,则 FLT 变为低电平,而 G1PD 被拉至 SRC。

如果不需要此功能,请将 SCP_TEST 引脚连接到 GND。

SCP_TEST 具有下拉至 GND 的 100nA 内部弱下拉。

G211O

低功耗模式 FET 栅极驱动输出。它具有 165µA 上拉电流和 2A 灌电流能力

BST12O高侧自举电源。必须在此引脚和 SRC 之间连接一个最小值 > 外部 FET Qg(tot) 的外部电容器。
SRC13O外部 FET 的源极连接。
G1PD14O大电流栅极驱动器下拉。此引脚下拉至 SRC。为了实现最快的关断,请将此引脚直接连接到外部高侧 MOSFET 的栅极。
G1PU15O大电流栅极驱动器上拉。此引脚上拉至 BST。将此引脚连接到 G1PD 可获得最大栅极驱动转换速度。在此引脚和外部 MOSFET 的栅极之间可以连接一个电阻器来控制开通期间的浪涌电流。
CS–17I电流检测负输入。
CS+18I电流检测正输入。
N.C19

无连接。

VS20P控制器的电源引脚。
I = 输入,O = 输出,I/O = 输入和输出,P = 电源,G = 地